论文部分内容阅读
扩频通信具有抗干扰性强、信息隐蔽、易于实现多址的特点。在短时猝发式扩频通信系统中,为提高扩频增益,猝发信号被高速长扩频序列扩频调制后,在极短时间内以猝发形式被高速发送,对信号的同步提出了更高的要求。针对短时猝发式高扩通信系统的特性要求,作者在阅读了一定文献的基础上。确定了扫频,FFT(快速傅里叶变换)加PLL(锁相环)的载波同步方案;扫频、数字匹配滤波器加DLL(数字延迟锁定跟踪环)的伪码同步方案。本文的研究重点在于伪码同步方案的实现。在接收端,信号的处理主要是基于Costas(科思塔斯)环来完成。针对双伪码QPSK直接序列扩频通信系统在低信噪比、大多普勒频移下的信号同步问题,采用了时域和频域构成的二维平面同时搜索和相关峰值检测算法来实现伪码的快速捕获。通过MATLAB仿真,该算法在频偏范围为[-3R_b,3R_b](R_b为符号速率),SNR=20dB时能实现扩频信号的快速准确捕获。通过仿真验证了算法的可行性后,将算法移植到基于FPGA的硬件平台。在FPGA的实现过程中,分析了一些核心模块的编写,并采用Modelsim进行了功能和时序仿真。在硬件调试过程中,采用Quartus Ⅱ为我们提供的非常方便的调试工具——在线逻辑分析器SignalTap Ⅱ,验证了数据的正确性。通过最后数据的正确接收,证明了算法的可实现性、有效性。