论文部分内容阅读
随着信息数字化社会的发展,数字电视产业已经成为信息产业的焦点之一。在模拟信号电视向高清晰度数字信号电视的转换过程中,电视机顶盒、数字电视一体机以及USB“密钥”棒的需求量日益剧增。作为数字电视信道接收解调系统中的关键模块,模数转换器(ADC)承担着将射频调谐器输出的零中频或IF信号量化为数字信号的重要任务,这要求模数转换器具有高采样速率、高分辨率、大无杂散动态范围和良好的信噪比等。本文基于SMIC 0.18μm 1P6M CMOS工艺,设计出一款应用于DMB-T/H标准地面数字电视信道解调芯片中的10bit 55Msps流水式模数转换器。本文模数转换器使用3.3V/1.8V工作电压,采用前八级1.5bit最后一级2bit的九级流水结构,由两组六相不交叠时钟控制各级流水线的交替工作。另外,在S/H和MDAC电路中,使用了带开关电容共模反馈的增益自举折叠共源共栅运算放大器,此运放具有很高的增益和带宽;在子ADC中,采用开关电容式预放大动态锁存比较器,既有很快的比较速度又能有效地消除失调电压;在外围数字电路中,使用对时钟偏差不敏感的C~2MOS主从边沿触发器作为基本延时单元,用级联的1bit全加器完成0.5bit冗余位的数字校正。同时本文还完成了栅压自举开关、子DAC、时钟产生电路、基准电流分配电路和各种驱动缓冲电路的设计。本文着重进行了晶体管级的电路设计和仿真,使用Cadence Spectre仿真器对ADC模块单元和系统电路进行模拟,并在Matlab工具中对仿真结果做FFT功率频谱分析。仿真结果最终表明,本文ADC可以获得±0.5LSB以内的静态特性和60dB以上的动念性能,其指标达到了DMB-T/H地面数字电视信道解调系统的要求。