论文部分内容阅读
随着集成电路行业的迅速发展,以及信息流量需求的不断增大,目前高性能芯片的数据计算和处理速度已经很快,而芯片之间的数据传输速率相对落后成为了制约芯片性能的最大瓶颈。传统的并行传输技术因其需要过多的管脚数目、各数据位之间的传输延时不匹配和需要同步时钟等原因而逐渐被淘汰,取而代之的是原本应用于光纤通信的串行传输技术——SerDes(Serializer/Deserializer)。时钟数据恢复(CDR)电路是整个Ser Des系统的核心,也是制约着其性能的关键所在,它的主要功能是从接收到的含有较大串扰和抖动的数据中恢复出时钟,并利用这个时钟对该数据进行采样,从而得到正确的数据。本文基于65 nm CMOS工艺,完成了对高速SerDes中的关键模块CDR的研究和设计。本文首先从MATLAB建模出发,运用数学模型深入研究了CDR的工作原理,然后在模型的指导下,完成了相应的电路设计和版图设计。本文设计的CDR采用基于相位插值(PI)的双环结构实现,其中一个环路为锁相环(PLL),另一个环路为延迟锁相环(DLL)。其中DLL由相位插值电路、高速采样电路、数据分接电路、边沿检测电路和二阶数字环路滤波器等组成。支持1.25 Gb/s~6.25 Gb/s的宽范围工作速率,支持半速、全速和倍速三种工作模式,降低了锁相环的设计难度,且具有带宽可调和一定频差容忍等特点,其中相位插值电路采用7 bit的结构。为了提高有频差时的锁定速度,本文还创新性地在二阶数字环路滤波器中增加了快速锁定算法,使其在频差为1000 ppm时锁定速度可以提高一倍,能够满足突发性数据传输的要求。仿真结果表明,在工作速率为6.25 Gb/s时,该CDR抖动传输带宽为2 MHz~7.5 MHz可调,最大频差容忍为±1800 ppm,在频差为1800 ppm时恢复出的数据眼图宽度大于0.89 UI,功耗小于16.4 mW。其中相位插值电路的DNL为2.8o,INL为7.2o。仿真结果满足系统设计指标。