论文部分内容阅读
伪随机序列(Pseudo-Random Sequence,PRS)具有良好的随机性,抗干扰性强,广泛应用于多个重要科技领域。如何构造易于实现、快速、安全性能高、统计特性良好的伪随机序列,是信息安全领域的一个重要研究课题。应用混沌的良好特性构造伪随机序列发生器(Pseudo-Random Sequence Generator,PRSG)在理论研究及工程应用上都有现实意义。基于切延迟椭圆反射腔系统(Tangent-Delay EllipseReflecting Cavity map System,TD-ERCS)具有良好的密码学性质以及FPGA已成功硬件实现TD-ERCS混沌伪随机序列发生器且其性能符合指标,本文介绍了一种实现TD-ERCS混沌伪随机序列发生器的新方法。首次采用32位高性能浮点TMS320C6713 DSP处理器,在DSP集成开发环境CCS2.2下,实现了TD-ERCS混沌系统及其伪随机序列发生器;基于DELPHI设计了该发生器的上位机软件;采用美国国家标准与技术研究院(National Institute of Standards and Technology,NIST)提出的伪随机序列性能指标对WIN-TC及DSP产生的混沌伪随机序列(Chaos Pseudo-Random Sequence,CPRS)进行了随机性能测试。测试结果表明DSP混沌伪随机序列发生器达到了预期效果,为混沌伪随机序列发生器的硬件实现进行了有益的探索。