论文部分内容阅读
随着物联网的兴起和发展,射频识别作为物联网的底层基石,在物流管理,仓储管理及IC卡等领域得到越来越多的发展。开发高集成度的单芯片读写芯片具有重要意义。目前低频射频识别(频率125KHz)和高频射频识别(频率13.56MHz)已经得到了成熟应用。工作在860-960MHz的UHF RFID技术正处于迅速发展、应用的阶段,包括安捷伦、英频杰在内的众多国外著名公司已成功对UHF RFID读写器芯片进行流片。为迎合市场需求及发展需要,国内许多芯片研究机构也在加快对超高频RFID读写器芯片的研究。UHF RFID读写器的接收链路中的关键模块包括低噪声放大器,混频器,滤波器,可编程放大器(PGA),ADC。本文主要设计了PGA和Σ-ΔADC,做了下面的工作:(1)先分析各种PGA的实现方式,列出各种结构的优缺点和实现难易程度,然后用matlab进行PGA的行为仿真;设计PGA的电阻阵列,实现3dB的增益步进,仿真PGA的放大器的线性度和噪声指标。用TSMC 0.18μm CMOS工艺设计PGA的电路。(2)研究各阶Σ-Δ调制器的性能,并且结合芯片系统设计时候给出的对Σ-ΔADC的要求,选择了合理的Σ-Δ调制器结构,最终确定了MASH2-2结构。并且用simulink建立调制器的模型,并且用这个模型指导电路设计。(3)设计带隙基准电路,基准电路采用Bi CMOS来实现,利用BJT固有的特性,实现了在-40℃到80℃的温度范围内,温度系数最好5ppm/℃的性能。设计电路中的Σ-ΔADC需要的基准电平和PGA电路和ADC电路需要的供电电源。(4)根据设计的Σ-Δ调制器结构,采用TSMC 0.18μm CMOS工艺设计调制器电路,包括两相不交叠时钟的设计,积分器的理论分析和设计,锁存型比较器的设计,最总给出了整个调制器的输出结果,并对结果进行了性能分析。本设计主要针对的是UHF RFID读写器芯片中接收链路的模拟基带电路,完成芯片模块中的PGA和ADC两个主要模块及这两个模块外围电路的设计。