论文部分内容阅读
随着高速混合信号电路的发展,信号的时序对整体系统日渐产生着至关重要的影响。因此,设计电路时常需要添加若干延时单元,用于产生或补偿路径间的延时差异,以实现特定的性能要求。延时电路应用广泛,除了可以补偿不同信号链路间的延时差,还可以运用于宽带波束形成系统电路、有限冲激响应(FIR)滤波器、无限冲激响应(IIR)滤波器以及均衡器电路的设计中。因此,研究和设计高性能的延时电路具有重要的价值和意义。本文采用IBM 0.13μm SiGe BiCMOS工艺设计了有源延时电路和延时锁定环路。本文在介绍延时电路基本原理和比较各种延时电路结构的基础上采用了 gm-C结构的有源延时电路,并使用高性能的SiGeHBT管作为输入管,提高了延时电路的工作频带范围。延时电路通过调节可变电容改变延时时间,并利用电感峰化和射极负反馈技术拓展电路带宽。为了减少信号在输入输出端口的反射,设计的匹配电路可以保证延时电路在工作频带内反射系数小于-10dB。本文中的延时锁定环路可以调节延时电路的延时时间,使其在不同工艺角、温度和电压下的延时时间不变。延时锁定环路由延时电路、乘法器和V/I转换器电路组成。延时锁定环路具有负反馈调节功能,可以保证环路中的延时电路总延时为四分之一的时钟周期。为了减少了环路中各模块引入的相位误差,设计了全对称的四象限乘法器和低失调V/I转换器,可以有效提高延时锁定环路的锁定精度。设计完成的芯片尺寸为500μm×800μm,测试结果显示,在4-12GHz的工作频率范围内,单级延时电路的平均延时时间可以保持在8ps左右,当控制电压变化时,单级延时电路的延时时间可以从7.3ps变化到8.4ps。在延时电路的输入输出端加入的匹配电路,可以保证电路的S11和S22反射系数在0.2-25GHz内小于-10dB。当改变时钟信号频率时,延时锁定环路产生的控制电压可以调节延时电路的延时时间,并提高延时电路延时的稳定性。本文延时单元与延时锁定环路的设计,对今后低延时宽频带延时电路的设计和应用具有一定的意义。