论文部分内容阅读
误码仪(bit error rate tester,BERT)是数字通信系统性能测试的重要仪器。本文设计的可编程误码仪主要由发端设备和收端设备两部分构成:发端设备主要完成序列产生和时钟产生;收端设备主要完成序列同步和序列比对。误码仪选用了单片机和FPGA作为核心器件,提高它的再升级和可移植能力。本文设计的可编程误码仪具有使用简单、测试内容丰富、误码测试结果显示直观、准确等特点。