论文部分内容阅读
钟控准静态能量回收逻辑(clocked quasi-static energy recovery logic,CQSERL)只在输入信号导致输出状态发生变化的情况下才对电路节点充电(或者回收),不需要在每个功率时钟周期循环充电和回收操作;CQSERL是单端输入输出逻辑,减小了电路实现代价。设计了4位QSERL串行进位加法器(RCA)电路,和相应的CMOS电路进行了功耗比较。功率时钟为10MHz时,CQSERL电路功耗是对应CMOS电路的35%,流片实现了一个简单结构的正弦功率时钟产生电路,功率时钟的频率和