【摘 要】
:
JESD204B是一种专用于高速串行数据传输的接口技术,有利于多通道间数据的准确传输和延迟保持确定不变.设计了一种超高速ADC专用数据同步数字电路,并提出了相应确定性延迟的验证方案,满足JESD204B协议要求.该同步电路成功应用于八通道2 GS/s-12 bit ADC芯片,每条通道5 Gbps的串行数据输出,并基于40 nm CMOS工艺实现流片.基于现场可编程逻辑门阵列7K325T的测试平台,对芯片性能进行验证,其有效位数达到9.63 bit,芯片能够正常工作,通道间数据传输的同步性符合预期,测试多
【机 构】
:
中国科学院大学,北京,100049;中国科学院微电子研究所,北京,100029;中国科学院微电子研究所,北京,100029
论文部分内容阅读
JESD204B是一种专用于高速串行数据传输的接口技术,有利于多通道间数据的准确传输和延迟保持确定不变.设计了一种超高速ADC专用数据同步数字电路,并提出了相应确定性延迟的验证方案,满足JESD204B协议要求.该同步电路成功应用于八通道2 GS/s-12 bit ADC芯片,每条通道5 Gbps的串行数据输出,并基于40 nm CMOS工艺实现流片.基于现场可编程逻辑门阵列7K325T的测试平台,对芯片性能进行验证,其有效位数达到9.63 bit,芯片能够正常工作,通道间数据传输的同步性符合预期,测试多颗芯片的延迟结果为101个采样时钟周期,保证了延迟的稳定一致.
其他文献
金属卤化物掺杂钙钛矿纳米晶体(NCs)已被证明可以通过精确控制非辐射复合来提高光致发光量子产率(PLQY).通过热注入法合成了三价镧系元素卤化物氯化钕掺杂的钙钛矿蓝光量子点,通过X射线光电子能谱(XPS)观察到Nd3d和Cl2p的核心峰,这说明Nd3+和Cl成功掺杂到NCs中.这些蓝光Nd3+-CsPb(Br/Cl)3量子点具有较高的光致发光量子产率,并且随着Nd3+掺杂量的增多,其光热稳定性得到很大提升.
设计了一种应用于频率综合器的低功耗宽分频比分频器,该电路为国家电网SG-LongRang无线传感网SOC芯片的频率合成器的关键组成部分.该分频器采用深亚微米BiCMOS工艺,包括第一级分频比可扩展的六级2/3双模分频器级联的可编程分频器;第二级8/9双模预分频器和7位脉冲吞咽计数器;第三级16/17双模预分频器和9位脉冲吞咽计数器.分频比设置范围从8~8 703,可覆盖SG-LongRang无线传感网200 MHz~3 GHz频段.
采用磁控溅射方法在Si(111)衬底上分别沉积不同厚度的Mg膜,然后低真空退火处理得到结晶良好的Mg2Si薄膜.一定条件下,Mg膜的最优沉积厚度为2 300nm,对应的Mg2Si(220)衍射峰最强.所有样品均出现256 cm1附近的拉曼散射峰,该峰归因于Mg2Si的F2g振动模,且该振动模的积分强度随膜厚增加先增加后减小,硅衬底上2 300 nm Mg膜退火后的Mg2Si样品的拉曼积分强度最强.
以SCAPS太阳能电池模拟软件设计了结构为Glass substrate/FTO/ZnO/CH3NH3GeI3/Cu2O/Au的Ge基钙钛矿太阳能电池.探讨了吸收层的厚度和缺陷态密度、电子传输层的电子亲和势、载流子传输层和吸收层的界面缺陷态密度对电池性能的影响.由仿真结果知,当CH3NH3GeI3厚度为500nm、缺陷态密度为1018cm-3、电子传输层的电子亲和势为3.7 eV、电子传输层和吸收层界面及吸收层和空穴传输层界面的缺陷态密度分别为1012 cm-3和1018 cm-3时,电池性能得到了一定提
基于华虹0.18 μm SiGe BiCMOS工艺设计了一款低杂散、低相噪的电荷泵锁相环频率合成器芯片,其最高工作频率为400 MHz,射频输入频率范围为5~400 MHz,输入参考信号频率范围为20~300 MHz.本设计通过外接低通滤波器、压控振荡器,可实现完整的锁相环,如果把R/N分频都设置为“1”,芯片也可以单独当作电荷泵和鉴频鉴相器.芯片测试结果为:归一化相位噪声基底(噪声优值)为-228 dBc/Hz,电流源与电流沉失配小于2%,参考杂散为-107.6dBc,带内噪声为-115dBc/Hz@1
研究了集成式DC-DC电源变换器在不同负载电流、不同输入电压、不同剂量率以及关断模式条件下的电离总剂量效应.实验采用在线测试和原位测试方法,在辐照前后以及辐照过程中,测试和分析了 DC-DC电源变换器的关键参数.实验结果表明,大负载电流条件下,输出电压的退化更显著,且退化程度更严重,对这一现象提出了详细解释.输入电流作为关断模式条件下的重要敏感参数,可以用来评估器件的可靠性.此外,由于退火效应,低剂量率下的输出电压退化程度小于高剂量率下的输出电压退化程度.因此,剂量率的选择对分析和评估DC-DC电源变换器
为了简化欠压检测系统的结构和提高电路的可靠性,提出一种低功耗的无带隙基准源的欠压检测电路结构.采用内部跟随电源线性变化的电压作为基准,与电源的分压进行比较,实现系统的欠压检测.该方法巧妙运用电源电压变化的不同曲率计算欠压点、无需传统的复杂电路结构,大幅降低了系统功耗.基于0.25μm CSMC BCD工艺对提出的方法进行了具体电路的设计、仿真验证与流片测试,实测结果表明:在温度-40~85℃的变化区间下,芯片欠压检测阈值为1.683~1.829 V,芯片复位阈值为3.620~3.901 V,欠压检测相对精
随着电子封装发展趋于微型化,由倒装芯片封装的电迁移失效而引起的可靠性问题日益严重.运用ANSYS软件建立了倒装芯片三维封装模型,仿真计算得到电-热-力多物理场耦合下互连结构的温度分布、电流密度分布、焦耳热分布和应力分布,深入研究了焊球材料和铜布线结构及铜布线尺寸对电迁移失效的影响,结果表明优化后的电流密度缩小了4倍,电迁移失效寿命提高了8.4倍.
报道了对SiC MOSFET阈值电压漂移评测方法的研究结果.在器件物理层面上分析了造成器件阈值电压发生漂移的原因,MOS界面陷阱、近界面陷阱、固定电荷以及可移动电荷都会影响阈值电压的漂移.为了衡量器件工艺水平,精准评测器件的阈值电压漂移量,搭建测试平台进行了阈值电压漂移量测试.通过试验发现,阈值电压在应力的作用下既会发生漂移也会恢复,偏置电压去除与阈值电压测试之间的时间间隔非常重要.对阈值电压漂移量的测试应在同样的电压扫描方式、同样的时间间隔以及相同的温度下进行.
研究了 InGaAs外延材料在不同生长温度下的荧光特性.InGaAs的光荧光峰位随生长温度增加向高能方向偏移,荧光半高宽随生长温度的增加而降低.由于存在载流子局域势,荧光峰位偏移与温度依赖关系呈现典型的S形.使用两个激活能Ea和Eb来拟合荧光的积分强度,Ea可能与局域能Eloc有关,Eb与缺陷引导的非辐射复合过程有关.当生长温度低于490℃时,Eb随生长温度而增加,并在490~520℃之间保持稳定.本实验对生长高质量的InGaAs材料有指导意义.