论文部分内容阅读
针对传统以单片机和CPLD构建存储测试系统的方案中器件多设计繁琐系统稳定性差的问题,提出了基于单片FPGA的存储测试系统构建方案,在介绍了这一方案的总体设计及工作原理后,重点阐述了以FPGA和FT245RL为核心器件的USB接口电路以及运用有限状态机在FPGA内部实现数据传输控制的方法。最后通过实验对存储测试系统的准确性和稳定性做出了验证,实验结果表明本系统能够准确的采集和存储数据,而系统的USB接口模块能够准确无误地传输指令及数据。