论文部分内容阅读
针对传统的数字电路设计上的一些缺点,如研制周期长、成本较高、设计不太灵活、可扩展性不强等缺点,研发了一种采用复杂可编程逻辑器件(CPLD)并通过VHDL硬件描述语言编程对伺服信号进行检测的技术。该项技术可以提高伺服电压测量的稳定性和精度,缩短在试验现场的测量时间,测量数据可通过LCD进行实时显示。