论文部分内容阅读
介绍了遥测数字视频信号的高速采集与实时存储,主要阐述了系统整体设计、存储器硬件设计、FPGA逻辑时序设计以及系统白检测试;其中硬件设计包括数据解码、Flash硬件设计以及LVDS调度模块,时序设计包括视频信号采集模块时序和Flash读写擦控制时序;本设计由FPGA来控制视频信号的高速采集和图像数据的高速串化与解串,通过LVDS接口传输方式进行Flash存储,再将存储模块中的数据读出,发送至地面综合测试台进行解包分析,完成自检功能。其中输入数据码流为31MB/s,供电电压28V左右,帧率为100帧/秒;本设