论文部分内容阅读
以Calibre工真在EDA供应链中居领导地位的明导国际(MentorGraphics),进一步强化产品阵容,日前发表新产品InRoute,整合从P&R一直到S i gn-off的实体验证解决方案,并分享明导PERC(ProgrammableEIectrical Rule Checking)在ESD验证时确保电路的完整性。
随着IC布局尺寸越来越小,因制造限制所引起的理想线条宽度、厚度和形状变异已对IC的良率和效能带来严重影响。为解决这些问题,设计规则变得更多也更复杂,同时,还需要用DFM模式做更多的分析。
传统的布局绕线工具无法处理这样的复杂度,而且它们也缺乏所需的签核准确度。实作和实体验证工具间的不连贯,已使签核过程中的DRC和DFM错误显著增加,而导致多次、通常不收敛的设计反复(iteration)。
这些问题若无法自动修正,再加上实作和签核工具间需要大量的数据文件传输,都造成了实体签核流程的更多延误。设计人员需要能帮助他们在实体设计时间的更早设计周期中,就能侦测和免除这些问题的工具,而不是一直等到实体验证阶段,因为这时进行任何修改都需耗费更高的成本。而这就是明导国际的新产品—Calibre InRoute—所提供的功能。
Calibre InRoute是明导国际Olympus-SoC布局绕线系统以及Calibre实体验证和DFM平台间的紧密、程序代码(API)级整合,可实现签核和实作引擎间的实时互动。Calibre InRoute是以创新的OpenRouter架构为基础,可使OlympusSoC在绕线器的内部循环中原生地启用Calibre SVRF-based DRC和DFM分析。
Olympus-SoC的搜寻和修正引擎以及DRC检查器已个别独立,可轻松作为Olympus-SoC DRC引擎或Calibre DRC/DFM引擎的即插即用(plug and play)工具。CalibreInRoute可使Olympus—SoC布局绕线系统、Calibre实体验证和DFM平台在单-互动环境中-起执行。这能使DRC/DFM分析与布局的产生同步进行,不需耗费时间处理后布局反复就能产生一个“无制造问题”的设计。Calibre InRoute可同时提供制造问题的分析与自动修正,以最小化ECO反复并加速上市时程。
同时,Michael Buehler也介绍其IC设计用的最完整可程序电子规则检查工具(PERC)-Calibre PERC产品,已获安森美半导体和智原科技采用。
此产品可根据用户定义规则自动进行检查,是专为协助客户提升可靠度所设计,可找出IC设计中当在工厂测试、运送、和现场操作期间易于受损的区域,以避免严重的电路失效。
Calibre PERC产品可满足多种应用,包括验证电路是否具备足够的ESD(静电放电)保护,并协助设计人员找出混合讯号IC中多重电源供应间的不适当连接。在ESD验证方面,Calibre PERC产品可确保电路的完整性,以确保电子组件不会因为ESD事件而在制造过程中产生严重失效,使得IC在日后的运送和组装过程中易受损坏,并缩短操作的使用寿命。
随着IC布局尺寸越来越小,因制造限制所引起的理想线条宽度、厚度和形状变异已对IC的良率和效能带来严重影响。为解决这些问题,设计规则变得更多也更复杂,同时,还需要用DFM模式做更多的分析。
传统的布局绕线工具无法处理这样的复杂度,而且它们也缺乏所需的签核准确度。实作和实体验证工具间的不连贯,已使签核过程中的DRC和DFM错误显著增加,而导致多次、通常不收敛的设计反复(iteration)。
这些问题若无法自动修正,再加上实作和签核工具间需要大量的数据文件传输,都造成了实体签核流程的更多延误。设计人员需要能帮助他们在实体设计时间的更早设计周期中,就能侦测和免除这些问题的工具,而不是一直等到实体验证阶段,因为这时进行任何修改都需耗费更高的成本。而这就是明导国际的新产品—Calibre InRoute—所提供的功能。
Calibre InRoute是明导国际Olympus-SoC布局绕线系统以及Calibre实体验证和DFM平台间的紧密、程序代码(API)级整合,可实现签核和实作引擎间的实时互动。Calibre InRoute是以创新的OpenRouter架构为基础,可使OlympusSoC在绕线器的内部循环中原生地启用Calibre SVRF-based DRC和DFM分析。
Olympus-SoC的搜寻和修正引擎以及DRC检查器已个别独立,可轻松作为Olympus-SoC DRC引擎或Calibre DRC/DFM引擎的即插即用(plug and play)工具。CalibreInRoute可使Olympus—SoC布局绕线系统、Calibre实体验证和DFM平台在单-互动环境中-起执行。这能使DRC/DFM分析与布局的产生同步进行,不需耗费时间处理后布局反复就能产生一个“无制造问题”的设计。Calibre InRoute可同时提供制造问题的分析与自动修正,以最小化ECO反复并加速上市时程。
同时,Michael Buehler也介绍其IC设计用的最完整可程序电子规则检查工具(PERC)-Calibre PERC产品,已获安森美半导体和智原科技采用。
此产品可根据用户定义规则自动进行检查,是专为协助客户提升可靠度所设计,可找出IC设计中当在工厂测试、运送、和现场操作期间易于受损的区域,以避免严重的电路失效。
Calibre PERC产品可满足多种应用,包括验证电路是否具备足够的ESD(静电放电)保护,并协助设计人员找出混合讯号IC中多重电源供应间的不适当连接。在ESD验证方面,Calibre PERC产品可确保电路的完整性,以确保电子组件不会因为ESD事件而在制造过程中产生严重失效,使得IC在日后的运送和组装过程中易受损坏,并缩短操作的使用寿命。