论文部分内容阅读
本文对Xilinx的Virtex-4器件的配置存储器(Configuration RAM,CRAM)做了详尽的错误注入实验.并给出了适用于Virtex-4的逻辑资源与码流对应关系的详细信息,利用这些信息对实验结果进行分析可以找出对电路可靠性影响最大的配置码点.本文用了两种错误模型来评估电路的可靠性,一个模型用来评估持续存在的错误的影响,另一个模型用来评估瞬时错误对应用了重刷写技术的电路的影响.对实验结果的详尽分析为用于FPGA的容错技术的研究提供了新的数据支持.本文的主要贡献包括一个能够进行细粒度定位错误