论文部分内容阅读
随着60GHz毫米波无线通信技术的成熟,其在无线传感器网络领域占据的地位日益增高。60GHz通信系统的符号传输速率高达Gbps量级,为了降低系统复杂度,需要尽量减少每个符号的采样点数。此外,由于待处理的符号速率过高,传统串行定时同步方案受工作时钟约束而无法采用。为此,提出一种基于两倍过采样率的FIFO控制式并行定时同步方案,解决了超高速并行定时同步设计时遇到的时钟频率调整问题.设计的并行定时同步方案具有结构简单、实现复杂度低、同步所需时间短和鲁棒性高等优点,对60GHz毫米波系统全数字解调器的设计具有较强