论文部分内容阅读
针对关键电子元器件“卡脖子”问题,采用国产FPGA设计了网络平台.FPGA工作频率高,功能需求复杂,外围器件多样,给FPGA设计带来了更多要求,其中跨时钟域设计问题显得尤为重要.因此,结合工程实践,针对单比特控制信号和多比特并行信号分别提出了合理的跨时钟域同步方法,并给出了性能测试结果,对网络通信相关领域的FPGA设计实现具有借鉴意义.