论文部分内容阅读
本文介绍了一种应用在电源管理芯片中带失调自校正运放的电流采样电路设计相对于传统的运放失调消除技术,本失调自校正运放设计无需开关电容相关技术,可节省一定的芯片面积,通过在芯片启动时自动校正输入失调,并将校正位锁存之后,由于运放零失调,可大大提高所述电流采样电路的精度。该技术已经成功应用在数款电源管理芯片中,量产测试结果表明,采用该电路的电流采样精度小于0.2%。