论文部分内容阅读
设计了一种基于零点优化的低功耗ΣΔ调制器,该结构不需要传统ΣΔ调制器中的数字抵消逻辑部分,可以采用低增益的运算放大器(OTA),减小了设计难度。此外,设计的调制器中积分器的输出摆幅大大减小,积分器的非理想特性得到了抑制。通过优化零点位置,增加了调制器的稳定性和动态范围,信噪比和未进行零点优化相比得到了大大提高。设计的调制器采用0.35μm CMOS工艺仿真实现,仿真结果表明,在带宽为500 kHz、过采样为16 Mb/s时,信噪比达到90.9 dB,功耗仅为3.78 mW。