论文部分内容阅读
冗余二进制(RB)数是一种有符号数的表示方法,利用冗余二进制算法的进位无关特性和规整的结构,可以设计高速RB并行乘法器.系统地研究了RB乘法器的算法和结构,给出了基于修正Booth算法,RB部分积压缩树和RB-NB转换器的54b乘法器的设计过程,并利用并行前缀/进位选择混合加法器对RB-NB转换器进行优化设计.采用VerilogHDI。对乘法器进行描述,并在ModelSim平台上进行仿真验证,在SMIC0.18mm标准工艺库下,通过Syn—opsys公司综合工具DesignCompiler进行综合,得到5