论文部分内容阅读
提出了一种具有极低通带宽度的二阶全数字锁相环,并采用了一些非线性的改进措施,从而使其具有一个相对较宽的牵出范围,以恢复E1支路信号的时钟。硬件实验证实,它完全可以满足ITU-T对拌动抑制特性的要求。同时由于数字集成电路技术成熟,其集成度远远高于模拟集成电路;因而采用全数字锁相环对系统的集成有明显的益处。