论文部分内容阅读
为了满足某测控系统的要求,利用TEMPEST技术,以FPGA为核心器件,设计了防电磁泄漏的HDLC通信卡;在PCB设计的初始阶段,采用TEMPEST技术从元器件、电路、结构和PCB布局布线人手,消除了产生强电磁波的根源;采用自顶向下的层次化设计方法分层次分模块完成了FPGA逻辑设计,利用异步FIFO有效避免了跨时钟域数据传输的亚稳态问题;经协议分析仪验证,板卡输出的比特流为标准的HDLC数据流,同步传输速率最高可达8MHz;对板卡进行电磁辐射测试,板卡满足军用电磁辐射要求,有效地防止了电磁泄漏。