论文部分内容阅读
为了满足对较高速度动态信号的实时记录采集的要求,设计和实现了一个基于FPGA和USB2.0接口的14bit、65MHz高速数据采样系统.本系统以FPGA为数字信号处理核心,通过FPGA对采集系统的有效控制,实现数据的串并转换、AD接口数据FIFO缓存、SDRAM数据存储读取及系统显示等功能,并在系统控制下通过USB2.0总线通讯接口实现了数据和上位机之间的高速交互.本系统已完成相关设计并通过验收,并成功地应用到型号工程中.