论文部分内容阅读
为了在集成电路的设计阶段进行软错误率的有效评估,建立了一种精确的单粒子瞬态故障概率模型与脉冲屏蔽模型,并提出一种基于故障概率的组合电路软错误率评估方法。通过门级仿真可得各个组合逻辑门单元信号概率,将信号概率反转以模拟故障注入,并使用提出的数据通路检索算法可得故障门到锁存器的数据通路。在数据通路上使用不同宽度的正负脉冲模拟不同能量的粒子撞击,并使用提出的单粒子瞬态脉冲屏蔽模型计算可得电路总体错误概率,最后使用提出的基于故障概率的软错误率评估方法计算可得电路总体软错误率。通过对ISCAS’89电路进行实验并与