论文部分内容阅读
利用时空混沌双向耦合映象格子模型构建了一种伪随机比特发生器,并在FPGA芯片上实现。通过分析系统的最大Lyapunov指数得到系统参数的选择标准。在不考虑通信时延的情况下,该伪随机比特发生器的比特产生速度可达到512Mbps。使用美国国家标准和技术局(NIST)的FIPS140—2及SP800—22测试标准对该伪随机比特发生器实际输出的伪随机比特序列进行了测试,实验结果表明该发生器所产生的伪随机比特序列随机性能良好。