嵌入式系统中的CACHE问题

来源 :电子技术应用 | 被引量 : 0次 | 上传用户:ycboy
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
描述了在实时嵌入式系统开发中遇到的与CACHE有关的问题.对引起这些问题的原因--CACHE和RAM的不一致性进行了讨论.最后,提出了解决问题的方法.
其他文献
目的探究在胎儿产前检测过程中应用三维彩超的实际效果。方法搜集2016年3月至2019年3月医院妇产科接收的1500例孕妇,全部孕妇均接受三维彩超检查、二维彩超检查,比较两种检验
介绍了在Windows2000操作系统下,使用DriverStudio软件编写符合WDM模式的PCI数据传输卡驱动程序,并详细分析了一个应用实例.
从硬件和软件设计两个方面介绍保证PCI总线的高速连续采集系统的数据完整性、可靠性的实用关键技术及具体实施方法、应用案例,列出了大量实用的设计技术及应用程序。该设计先
目的了解社区居民压力性损伤发生率的现状,从而为进一步建立社区居民压力性损伤管理体系的应用提供依据。方法通过查阅相关文献,了解目前我国社区居民压力性损伤管理现状。结
基于软判决译码规则,采用完全并行的解码结构,使用Verilog硬件描述语言,在Xilinx公司的FPGA(Virtex-2xcv1000)上实现了码率为1/2、帧长为20bit的规则(3,6)LDPC码的译码器,最大传输
帧存是图形显示系统的核心部件之一,帧存的设计关系到系统的整体性能。介绍了一种高速图形帧存的设计方法。该高速帧存采用SRAM作为存储体,应用FPGA实现双帧存交替切换、上电清屏等功能,并借鉴电影遮光板的原理实现单帧双扫描功能,增加了系统视频带宽。该帧存已在某型飞机座舱图形显示系统中获得成功应用。
阐述了基于VXI总线的时钟源模块的组成及基本原理.在该时钟源模块中,用FPGA器件实现VXI总线寄存器基接口电路,用ECL器件完成功能电路,采用移位寄存器实现可编程延迟时间的调
提出了一种巧妙实现DSP并行自举的方法,即采用“两次下载法”,利用DSP自身对FLASH编程,以实现DSP的并行自举。这种在系统编程的DSP自举实现方式无需文件转换,简单灵活。以TI公司
为适应数字电子系统的发展需要,研究数字电路中△I噪声的特性和抑制△I噪声的技术变得越来越重要。在△I噪声的产生过程及其基本特点的基础上,研究了△I噪声的主要危害。结果表