论文部分内容阅读
本文介绍了一种基于AMBA与WISHBONE的多总线SOC接口--KBar控制器的设计方案。本文提出了一种全新的SOC架构.并使用硬件描述语言实现了此架构中一个中枢系统SOCBridge--KBar控制器(下文简称KBar)。KBar不仅实现了把SOC中的CPU与外围模块,片外Memory模块连接起来组成一个完整的SOC系统的功能,而且能成功实现对片外Memory(NORFLASH和SDRAM)的访问。该控制器在AheraQuartusII9.0下,利用CyclonelIIEP3C25F324C8FPGA