WISHBONE相关论文
随着芯片复杂度增加,芯片验证在设计流程中所消耗时间也不断提高。针对传统验证平台重用性差、覆盖率低,通过使用通用验证方法学(Univ......
片上系统是大规模集成电路发展的必然趋势.本文设计了一个基于WISHBONE总线的ARM7TDMTI-S的SoPC硬件平台,并为搭建软件平台提供了......
随着集成电路设计技术的发展,片上系统(SOC)已成为微电子技术当前的研究热点和发展方向.它使用验证过的各种功能IP核构成系统.片上......
随着集成电路设计技术的发展,在单芯片系统(SOC)中越来越多地使用各种功能IP核部件构成系统,总线是这些部件连接的主要方式,目前有......
提高计算机的整体性能一直是人们追求的目标.在计算机系统中,CPU是计算核心,芯片组则是数据通路的核心.芯片组控制着CPU和大部分设......
随着集成电路设计技术的发展,在片上系统(SoC)中,越来越多地使用各种功能IP核部件构成系统。总线是这些部件连接的主要方式,目前有......
随着微电子技术的不断发展,集成电路设计已进入SOC时代,SOC设计技术己成为IC产业的主流技术和必然趋势。系统级芯片设计技术能够有效......
数字图像处理是目前信息科学中最热门,也是发展最为迅速的学科之一,有着广泛的应用。ARM作为优秀的32位RISC处理器,有很强的控制能力......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
讨论了WISHBONE片上总线的主要实现技术及其在SoC可重用设计中的主要作用,以及WISHBONE体系结构在SoC中的应用,并以EPStar1嵌入式......
采用行列分解法实现了二维DCT变换,其一维DCT采用Loeffler算法结构,结合位宽优化与CSD乘法优化,在FPGA芯片上无内嵌硬件乘法器情况......
采用行列分解法实现了二维DCT变换,其一维DCT采用Loeffler算法结构,结合位宽优化与CSD乘法优化,在FPGA芯片上无内嵌硬件乘法器情况......
通用IO接口是SoC系统中非常重要的一种外围端口.本文完成了一种基于WISHBONE总线的GPIO_WB控制器IP核的逻辑设计和物理实现,较具体......
介绍了龙芯2号增强型处理器(以下简称龙芯2E)配套北桥的总体架构、模块互连以及各个模块的设计和优化工作。测试结果表明,优化使龙......
介绍了龙芯2号增强型处理器(以下简称龙芯2E)配套北桥的总体架构、模块互连以及各个模块的设计和优化工作。测试结果表明,优化使龙......
2015年10月23日,加拿大卫生部、Wishbone Design Studio公司联合宣布对中国产回收塑料自行车实施自愿性召回。......
随着集成电路设计复杂程度的不断提高,功能验证越来越受到重视.一种新兴的验证方法,基于断言的验证,得到越来越广泛的应用.介绍了基于断......
随着SoC(Systemon Chip,片上系统)技术与IP复用技术的发展与应用,SoC平台与系统IP核的验证面临着越来越大的困难。本文以32位微处理......
随着SoC(Systemon Chip,片上系统)技术与IP复用技术的发展与应用,SoC平台与系统IP核的验证面临着越来越大的困难。本文以32位微处理......
DDR-SDRAM是当今一种流行的高速存储器.通过和普通SDRAM存储器对比,阐述了WISHBONE总线协议下DDR存储器控制器的设计方法和注意事......
H.264/AVC作为新一代的压缩标准以其不可思议的压缩率与近乎完美的重建图像质量,给我们带来了全新的视觉享受.但是,在H.264给我们......
采用了32位微控制器TSK3000A、通用Wishbone总线规范IP核和BT656视频标准等。在FPGA软核设计时,采用了基于Openbus总线的系统设计方......
Cache数据一致性问题是多处理器系统中必须解决的一个难点。作者在开发LX-1164安全微处理器过程中对WishBone总线标准以厦MOESI协......
Cache数据一致性问题是多处理器系统中必须解决的一个难点。作者在开发LX-1164安全微处理器过程中对WishBone总线标准以厦MOESI协......
论文先简要论述了片上总线协议及其在可重用SoC设计中的主要作用,并以基于WISHBONE片上总线设计的Flash Memory控制器设计为例,说明......
介绍了FPGA内嵌的PCIExpress硬核端点模块和Wishbone片上总线规范。应用VHDL语言,编程实现了Wishbone总线的主从端口,以及TLP包的编......
完成了一种基于WISHBONE总线的GPIO—WB控制器的逻辑设计和物理实现。介绍了GPIO—WB核的体系结构以及WISHBONE接口和DMA传输方式,......
讨论了WISHBONE片上总线的主要实现技术及其在SoC可重用设计中的主要作用,以及WISHBONE体系结构在SoC中的应用,并以EPStar1嵌入式......
随着近年来高速计算机的快速发展,人们对行储器频宽及性能的要求越来越高。作为第2代DDR存储器的DDR2 SDRAM具有高速、低功耗、高密......
介绍了基于IP的可重用的SOC设计方法;选用MC8051 IP核为核心控制器,自主开发了UART IP核、I2C IP核、USB IP核,采用Wishbone片上总......
介绍了一种高性能WISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得......
该论文在对传统传感器节点结构的分析基础上,设计了一种基于Wishbone总线的传感器控制系统结构IP核,并在Xilinx Spantan3系列的FPGA......
This paper is concerned with the design, modeling, and simulation and testing procedure of All Terrain Vehicle (ATV) fit......
本文研究了以太网IP核的FPGA硬件实现,分析了各个模块的功能。通过编写了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并成功用AL......
交易级建模在系统功能建模和验证方面可以增快速度,也可以加速仿真的速度并允许在高层次抽象中研究和确认设计中可供选择的模块.针......
交易级建模在系统功能建模和验证方面可以增快速度,也可以加速仿真的速度并允许在高层次抽象中研究和确认设计中可供选择的模块.针......
可裁剪SOC设计具有最精简的结构和资源,可以获得最高的实现效率,能适应应用多样性的需求.提出一种兼容Wishbone接口协议的可裁剪SO......
通过对可重用片上总线的研究,详细介绍了S0c片上总线Wishbone的总线结构、IP连接方式、接口信号、数据传输方式及数据的组织顺序,最......
近年来,嵌入式微处理器正在被迅速地应用到人们日常生活的各个方面。随着半导体工艺技术的提高、体系结构技术的不断发展,以及应用需......
针对基于异或阵列实现的8bit CRC32硬件计算模块资源占用大、实测计算效率低的问题,设计了表格驱动的32bit CRC32硬件计算模块.并封......
Wishbone作为一种免费开放的SoC片上总线接口标准,当前有着十分广泛的应用。根据Wishbone的标准,使用Perl/Tk语言实现了一个用户自定......
本文讨论了WISHBONE体系结构及其在SoC中的应用,并描述了在TS-1嵌入式微处理器中WISHBONE的设计与实现技术.......
随着集成电路设计技术的发展,在片上系统(SoC)中,越来越多地使用各种功能IP核部件构成系统。总线是这些部件连接的主要方式,目前有......
数字视频处理是当今学术界与工业界的研究热点,具有数据量大、实时性高、算法复杂的特点。基于SoPC技术与IP核复用技术的FPGA嵌入......
通用串行总线(Universal Serial Bus,USB)自问世以来凭借其价格低廉、使用简单、协议灵活、接口标准化和易于端口扩展等优点,迅速......