论文部分内容阅读
采用现场可编程门阵列( FPGA)+ NiosⅡ的硬件设计方案,设计一款三轴运动控制器。在FP-GA内部嵌入NiosⅡ软核CPU,并利用这个CPU实现速度控制和粗插补算法,同时利用FPGA硬件逻辑实现串口控制、I/O处理及精插补算法,软硬件协同完成高速、高精度运动控制。测试结果表明:该运动控制卡具有电路紧凑、性价比高、实时性强等优点。