论文部分内容阅读
时钟网络问题的方法rn时钟网络管理问题提高同步设计整体性能的关键是提高时钟网络的频率.然而,诸如时序裕量、信号完整性、相关时钟边沿的同步等因素极大地增加了时钟网络设计的复杂度.传统时钟网络的设计采用简单的元件,诸如扇出缓冲器、时钟发生器、延时线、零延时缓冲器和频率合成器.由于PCB走线长度不等而引起的时序误差,采用弯曲走线设计的走线长度匹配方法来处理.走线阻抗与输出驱动阻抗的不匹配经常通过反复试验选择串联电阻来消除.多种信号标准使得时钟边沿的同步更加复杂.rn