搜索筛选:
搜索耗时0.0875秒,为你在为你在102,285,761篇论文里面共找到 7 篇相符的论文内容
发布年度:
[学位论文] 作者:杨朱黎,,
来源:国防科学技术大学 年份:2012
随着半导体工艺技术的进步,超大规模集成电路频率越来越高,时钟信号以及时钟网络分布的重要性更加突出。同步时序电路的性能主要受数据路径延迟和时钟偏差两个因素影响,在数据路......
[会议论文] 作者:王思威, 赵振宇, 蒋江, 张国强, 杨朱黎,,
来源: 年份:2004
随着集成电路设计进入纳米阶段,电源网络对整个芯片的重要性日趋明显。传统使用Cadence公司流程的电源网络设计凭经验先估计电源网络金属的宽度和间距.然后通过Cadence公司的...
[会议论文] 作者:刘战涛,赵振宇,张民选,杨朱黎,张国强,
来源:第十五届计算机工程与工艺年会暨第一届微处理器技术论坛 年份:2011
时钟树综合是芯片后端设计中的一个重要环节,随着工艺尺寸的不断减小,时钟树综合也给后端设计提出了很多新的问题。特别是进入65nm及后的40nm工艺下,时序收敛更加成为后端设计的......
[会议论文] 作者:王思威,赵振字,蒋江,张国强,杨朱黎,
来源:第十五届计算机工程与工艺年会暨第一届微处理器技术论坛 年份:2011
随着集成电路设计进入纳米阶段,电源网络对整个芯片的重要性日趋明显。传统使用Cadence公司流程的电源网络设计凭经验先估计电源网络金属的宽度和间距,然后通过Cadence公司的En...
[会议论文] 作者:杨朱黎, 赵振宇, 张民选, 刘战涛, 王思威,,
来源: 年份:2004
随着微处理器规模和性能的飞速发展,单芯片内时钟发生器数目也相应地增加,从而导致芯片面积增大,所以芯片的成本开销越来越受到广泛关注。基于以上问题,本文提出了一种在40nm...
[会议论文] 作者:杨朱黎;赵振宇;张民选;刘战涛;王思威;,
来源:第十五届计算机工程与工艺年会暨第一届微处理器技术论坛 年份:2011
随着微处理器规模和性能的飞速发展,单芯片内时钟发生器数目也相应地增加,从而导致芯片面积增大,所以芯片的成本开销越来越受到广泛关注。基于以上问题,本文提出了一种在40nm CMO......
[会议论文] 作者:刘元龙,杨朱黎,赵振宇,邢座程,陈安安,
来源:第十六届计算机工程与工艺年会暨第二届微处理器技术论坛 年份:2012
随着半导体工艺进入纳米阶段,集成电路规模越来越大,电源网络的规模也变得日益庞大,其设计复杂度和设计工作量非常巨大。本文提出一种快速的电源网络自动实现方法,利用分区思......
相关搜索: