数字秒表相关论文
【摘 要】实验以集成电路数字计数器作为基础器件,以集成与非门作为辅助器件,以七段数码管显示数字,构成数字秒表,采用数字开关实现复......
为了缩短系统开发周期,提高系统开发效率,本文提出了一种基于FPGA的数字秒表设计方法.该设计以MaxplusⅡ为开发工具,以VHDL为硬件......
一说到电子制作,人们首先想到的是用电烙铁进行手工焊接。的确,按照一个经过很多人验证过的电路图进行焊接制作,这是一个不错的选择。......
摘要:为了缩短系统开发周期,提高系统开发效率,本文提出了一种基于FPGA的数字秒表设计方法。该设计以Maxplus II为开发工具,以VHDL......
本文介绍了一种新型的基于FPGA的数字秒表的设计与实现方法,给出了顶层电路图,和各模块的设计,增加了消除抖动的控制方法,消除了开关按......
本文详细介绍了基于FPGA的数字秒表的设计过程,并使用QuartusⅡ6.0进行了仿真,最后通过下载程序到Altera DE2目标板上验证。......
文章介绍了一种在田径比赛中经常用到的数字秒表的CPLD设计方法,同时分别通过Multisim及MaxPlus Ⅱ软件仿真,并使用ALTRA公司的MAX70......
<正>此款秒表采用发光数码管显示,用手控制计时,计时精度为百分之一秒,最大计时时间为99.99秒。电路简介电路原理图见图1。电路由......
这是用CMOSLM555定时器和带7段字码驱动器的四位计数器MM74C926以及四位字码显示器组成的数字秒表,具有0.1秒的计时精度.......
摘 要:文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言,运用ModelSim等EDA仿真工具。該设计具有外围电路少、......
文中设计了基于单片机技术原理的简易秒表,该设计以AT89C52芯片作为核心元件,采用C语言为开发工具,通过数码管显示计时结果,并以Pr......
利用FPGA制作数字秒表,外围电路简单,可靠性高,集成度高。本设计方法主要采用VerilogHDL语言进行仿真与设计,集成开发环境是Altera公司......
<正>秒表是一种常见的计时工具,种类比较多,这里利用数字理论来设计一种数字秒表,要求它能实现手控计秒、停摆和清零的功能.根据这......
文章介绍了用于体育比赛的数字秒表的VHDL设计,并基于FPGA在MAXPLUS2软件下,采用ALTRA公司FLEX10K系列的EPF10K10LC84-4芯片进行了......
文中设计了一种以AT89C51单片机为核心的数字秒表。该秒表采用汇编语言为开发工具,通过数码管显示计时结果,并利用Proteus和Keil软......
以FPGA为核心的数字秒表,具有外围电路少、集成度高、可靠性强等特点。该数字秒表的设计是以VHDL为开发工具,以QuartusⅡ为软件平......
以FPGA为核心的数字秒表,具有外围电路少、集成度高、可靠性强等特点。该数字秒表的设计是以VHDL为开发工具,以QuartusⅡ为软件平......
在 Quartus II 软件平台的基础上,基于 VHDL 语言及图形输入,采用 FPGA 设计了一款数字秒表,同时,给出了数字秒表系统设计方案及各个功......