BCH译码器相关论文
随着长距离和高速率的光纤通讯的广泛应用,传统的前向纠错码(FEC)由于纠错能力有限,已经无法满足系统的要求,纠错性能更优的增强型前......
静态随机存储(SRAM)型现场可编程逻辑门阵列(FPGA)工作在辐射环境时会产生单粒子翻转,采用加固方式可以修复或减缓这些现象导致的影......
本文对可配置参数的多位并行BCH译码器的设计方法进行了研究.对如何扩大译码器可配置参数变化范围,降低译码延迟,使译码器达到较高......
针对NAND Flash的可靠性和使用寿命,完成一种模式可配置的BCH码的译码电路结构设计。结构实现了(8640,8192,32)、(8416,8192,16)、(8304......
本文对可配置参数的多位并行BCH译码器的设计方法进行了研究。对如何扩大译码器可配置参数变化范围,降低译码延迟,使译码器达到较......
第二代卫星数字广播系统标准DVB-S2的信道编码采用了LDPC—BCH码级联的形式,LDPC的性能非常优越,但是存在误码平台,BCH码的作用就是消......
本文针对DVB-S2中使用的BCH码主要进行了编译码算法、硬件实现和纠错性能三个方面的研究。在编译码算法研究的基础上设计了符合DVB......
针对并行BCH译码器的特点,采用异或门实现有限域上常系数乘法,从而降低硬件复杂度。先计算部分错误位置多项式,再根据仿射多项式和......