Time-Interleaved相关论文
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
在并行采集系统中,通道间时基延迟的不一致性严重降低了系统性能.针对时间延迟估计算法多基于时域实现,需进行复杂的插值运算以获......
伴随着宽带雷达系统的发展,信号带宽越来越大,从而对模数转换器(ADC)的转换速度要求也越来越高.为满足宽带系统需求,需要ADC能够在......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
The time-interleaved analog-to-digital conversion(TIADC)technique is an effective method for increasing the sampling rat......
并行时间交替采样结构是一种有效地提高采样率的方法,但在采用此结构的采集系统中,多个ADC通道间的失配误差严重影响采集系统的性......
设计了一个多通道逐次逼近型结构的10bit40Ms/s模数转换器(ABC)。由于采用时问交叉存取技术。提高了整个芯片的转换速度,同时通过运用......
并行时间交替采样是提高系统最大采样率的有效方法之一,但由于制造工艺的局限性,并行时间交替采样将不可避免地造成通道失配误差。......
为了减小两通道时间交织ΣΔ调制器中系数失配引起的折叠噪声以及降低调制器实现电路的复杂程度,提出了一种新的两通道时间交织高......
设计了一种基于Cortex-M3处理器的时间交替采样系统,阐述了抗混叠滤波调理电路和STM32F103VET6处理器等软硬件设计的技术要点。此......
设计了一个二阶双通道时间交织∑△调制器的系统结构并用SIMULINK对其进行系统仿真。阐明了此结构的设计理论依据及方法,同时从带宽......
随着现代雷达通信技术的发展,对数据采集系统的速度和精度提出了更高的要求,但是发达国家限制高性能AD的出口,这无疑制约了我国军......
时间交叉采样法是一种由低速电路实现高速采样AD转换(ADC)的有效方法。由于ADC系统中通道之间的失配是导致系统动态范围的下降、信噪......
This paper proposes a digital background calibration scheme for timing skew in time-interleaved analog-to-digital conver......
现代雷达、通信系统、卫星等各项技术的发展,对数据采集系统的速度和精度都提出了越来越高的要求。受现有器件制造技术的影响,传统......
Time-interleaved structure can promote the equivalent processing speed of a digital signal processing system.An improved......