Viterbi解码器相关论文
介绍了一种适用于Viterbi解码器的异步ACS(加法器比较器选择器)的设计.它采用异步握手信号取代了同步电路中的整体时钟.给出了一种......
卷积编码和Viterbi解码是一种有效的前向纠错编码方法,广泛应用在卫星通信、移动通信和高速率有线通信中.SystemC是一门新的面向软......
Viterbi算法是卷积码最常用的译码算法,而译码器的速度,功耗,以及芯片面积等是集成电路IC设计中考虑的三个主要因素,尤其在卷积码......
该论文主要研究现代超大规模异步集成电路的设计方法,研究超大规模异步集成电路的设计流程.该论文的主要内容包括:提出了一种超大......
本文创新性地提出一种DRM/DRM+数字广播专用接收芯片的Viterbi解码器设计方法,采用改进4-ACS并行流水线处理与主控制器异步串行控......
介绍了一种适用于Viterbi解码器的异步ACS(加法器-比较器-选择器)的设计.它采用异步握手信号取代了同步电路中的整体时钟.给出了一......
反馈神经网络卷积码解码器(RNN)的性能接近传统的Viterbi解码器,RNN的复杂度是随约束长度成线性增加的,而Viterbi的复杂度是成指数......
反馈神经网络卷积码解码器(RNN)的性能接近传统的Viterbi解码器,RNN的复杂度是随约束长度成线性增加的,而Viterbi的复杂度是成指数增加......
介绍一种新型异步ACS(加法器-比较器-选择器)的设计.一种异步实现结构的异步比较器,并通过异步加法单元、比较单元和选择单元的异......
当今芯片产业竞争激烈,速度低、面积大、功耗高的产品难以在市场中占有一席之地。Viterbi解码器作为一种基于最大后验概率的最优化......
介绍了一种适用于Viterbi解码器的异步ACS(加法器-比较器-选择器)的设计.它采用异步握手信号取代了同步电路中的整体时钟.给出了一种......
长期以来,纠错编码一直被认为是克服由噪声、自然干扰、人为干扰、衰落以及其他信道损耗所造成的不良影响的一种有效方法。其中卷积......