加法器相关论文
随着人们对结构量运算需求逐渐增多,而电子计算机在这方面解决效率有限,迫使研究者们开始寻找其他解决方案,由于三值光学计算机现......
摘要:根据培养创新性人才对高等教育的迫切需求,开展“知识迁移”的研究性教学方法在本科生教学中运用的研究和实践。通过在本科生课......
2018年2月20日,美国亚马逊公司创始人杰夫·贝索斯发布了一段震撼性的视频及与之相关的文章,表示他正在投资4200万美元(约合人民币2.6......
人类自古以来就不断发明和改进计算工具,从古老的“结绳记事”,到算盘、计算尺、差分机,再到电子计算机的诞生,计算工具经历了从简单到......
该文按照全定制设计流程从各个方面讨论了加法器的设计.文中首先讨论了各种结构的加法器,如行波进位加法器,先行进位加法器,跳跃进......
高性能科学计算的需求不断增加,而传统电子计算机的元器件制作工艺已近极限,科学界正在寻找全新的计算模型,来突破现有计算体系的限制......
基于神经网络的深度学习算法是过去几年发展最为迅速的计算领域之一。从图像/视频/音频识别,到自动翻译、业务分析和自动驾驶,许多......
目前最为广泛的计算机体系架构是冯·诺依曼架构,在此架构中计算机的处理设备(CPU)与存储器设备是分离的,处理器与存储器通过数据......
谐振式光学陀螺中对于旋转角速度的测量非常关键,由于陀螺信号相当微弱,同时频差信号的测量又需要相当稳定的谐振频率,因此对于谐......
该文首先系统地介绍了多值逻辑的逻辑设计.尤其是多值逻辑的代数系统、多值基本 门电路以及它们与二值逻辑的联系和区别.然后基于K......
本文提出了FFT处理器的设计和实现方法,包括系统架构设计、算法实现、FPGA实现、验证及测试平台的建立等,这个设计为将来FFT处理器......
随着移动便携式电子产品的发展与普及,有限的电池容量造成设备供能的紧张。为适应集成电路低功耗发展的的大趋势,NTV(Near Thresho......
以CMOS器件为核心的集成电路技术一直以来遵循着摩尔定律飞速发展,随着芯片制造工艺的进步,器件的尺寸越来越小。器件尺寸的减小使......
引入了一种多功能文字电路 ,并讨论了其基本实现。通过使用该电路 ,并以四值逻辑加法器的设计为例 ,进行了 I型和 II型的多值可编......
对于VLSI中具有邻域子空间的电路模块,提出了一种高效测试生成方法.利用该方法得到了行波进位、超前进位加法器的测试生成,并予以......
为了实现高性能的加法器,提出了面向功耗延迟积(PDP)优化的混合进位算法.该算法能快速搜索加法器的混合进位,以优化PDP.采用超前进......
【摘 要】介绍了一种用于校正定时电路时基信号的方法,基于VHDL硬件描述语言来设计与实现,并给出了主要VHDL原代码和仿真波形图。 ......
基于加法器的测试生成,提出了直接实现形式的细粒度流水线延迟最小均方自适应滤波器的一种可测性设计的测试方案。在测试模式下,该......
本文主要研究了2″比特全加器的实现方式,分析了实现所需要的逻辑门数.给出了用n比特加法器实现2n比特加法器的递推实现模型,从而......
日常生活中有许多发明其实是由孩子创造的.孩子们没有成年人的深思熟虑,却大多拥有丰富的想象力,一些孩子更是天赋异禀,聪明的大脑......
补码在二进制的学习中,常常与原码、反码一起出现,对于原码和反码我们理解基本上没问题,但对于补码的学习总感觉心里面有一些“结”,笔......
加法器是数字IC设计中的一个基础,其性能的好坏有时会直接影响到整个IC的性能,本文分别介绍了CRA(Carry ripple adder)、CLA(Carry......
存储器管理部件 MMU( memory managementunit)的速度直接影响微处理器的性能 ,提高存储器管理部件的速度是本文的设计目标。文中提......
量子元胞自动机(Quantum-dot cellular automata ,QCA )是一种新兴的纳米技术。本文基于改进的五输入择多门,设计出一个全加器,在保持正......
本文介绍了一种有限冲击响应(FIR)滤波器的设计,其核心部分采用12×12位流水线乘加单元(MAC)实现.乘加结构中采用非重叠多位编......
本文介绍了丙烯酸项目中废水焚烧炉的温度控制方案。废水焚烧炉的温度控制是废水处理单元的核心控制技术。废水焚烧炉温度的控制效......
SMDSP是针对航天应用开发的32位浮点数字信号处理器,其CPU内有独立的ALU、乘法器、数据地址产生器和4条内部数据总线,实现了乘加运算......
本文主要介绍了在DDS系统中,为了提高芯片运算速度,加大输出带宽,减小芯片规模从而提高可靠性和频谱纯度而采用的优化方法及其Veri......
介绍了数据通路的组成特点及其在数字系统中所处的核心地位. 通过对数据通路中的算术逻辑单元(ALU)的门级与晶体管级的电路设计,提......
设计了一个与静态电路兼容的64位动态加法器,采用嵌入逻辑的动态触发器,以及多相位时钟技术,实现了与上、下级静态电路的接口.在加法器......
本文采用SMIC0.18μmCMOS工艺,设计了一种基于阻变随机存储器(RRAM)的加法器电路.区别于传统的蕴含逻辑(IMP)型加法器,本设计选取新型的多......
本文是结合国防科大微电子所项目要求对X-DSP处理器中ALU的加法器设计进行了详细论述,回顾了经典的加法器算法,提出了包含进位选择和......
本设计是针对某种体积小、运算速度和性能要求很高的特殊场合设计的32位浮点矩阵乘法运算单元,采用VHDL硬件描述语言,并在FPGA上实现......
针对数字设计的核心技术之一——高性能计算单元的设计,电子科技大学示范性微电子学院开设了挑战性课程“高性能计算单元的设计与......
浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文章从......
通过分析传统计算机组成原理实验的不足,提出利用Simulink仿真来模拟进行实验的思路,使学生可仅利用少量的新知识便能进行组成原理的......
在利用FPGA进行数字系统设计的过程中,运算速度是设计首要满足的条件,采用流水线技术是提高系统速度的一种重要方法.本文基于流水线的......
以IEEE754标准格式中的单精度格式为标准,进行浮点加法器的设计。SystemC作为一种基于C++语言的新型硬件设计语言比较原有的HDL语言在......
针对分组密码可重构设计中关键模块的详细实现问题,深入研究了分组密码算法中可重构逻辑单元的划分。以及需要实现的常用功能模块;利......
该文介绍了一种快速匹配滤波器的设计方法,并给出了一个31阶匹配滤波器的例子及在MAX+PLUSⅡ10.0环境下的仿真结果.......
对于VLSI中具有邻域子空间的电路模块,提出了一种高效测试生成方法。利用该方法得到了行波进位、超前进位加法器的测试生成,并予以了......
流水线技术是设计高速数字电路的一种最佳选择之一,对其实现原理作了较形象的阐述.针对加法器在DSP中的重要作用,对流水线加法器中......
设计制作了一个波形发生器,对方波振荡器产生的方波进行滤波,分别滤出了10kHz、30kHz、50kHz的正弦波,10kHz的正弦波的峰峰值为6v,30kH......
通过对加法器和绝热电路工作原理及结构的研究,本文提出一种三值绝热加法器设计方案.该方案首先以电路三要素理论为指导,推导出一......