双边沿触发相关论文
在深入分析边沿触发器的功耗理论和时间特性的基础上,提出了新的设计方案。在SMIC 0.35μm CMOS标准工艺下,对该方案进行Spectre仿......
提出了一种可逆双边沿D触发器的设计方法,该方法利用Feynman可逆逻辑门的信号复制特性,实现可逆D锁存器的设计.然后利用双边沿触发......
数字系统的时钟树走线最长,连接器件最多。单边沿触发的数字系统冗余的时钟边沿跳变必带来不容忽视的功率浪费。针对FPGA/CPLD中触......
介绍基于FPGA可编程单元设计的一种占空比在整数范围内可调、分频比最小单位为0.1的可控分频器的设计,并对该分频器的精度进行了分析......
从消除时钟冗余,提高时钟利用率以达到降低功耗的思想出发,提出基于双边沿触发的触发器的逻辑设计.新构建的双边沿触发器逻辑功能......
双边沿触发计数器由偶数、奇数加法计数器及数据选择器组成。两个加法计数器在时钟信号作用下并行工作,交替处于计数和保持状态。......