论文部分内容阅读
随着测试技术的发展,测试系统对数据处理和存储的实时性要求日益提高。但是传统的测试数据链路中,数据节点本身并没有数据处理能力,数据的处理全部依靠CPU进行,从而出现了数据传输实时性差的缺陷。本文提出了一种多功能实时数据转发电路设计方法,该设计方法基于HDLC协议,采用Verilog HDL语言编写功能逻辑,将数据的存储、无变换转发和替换转发等多项功能嵌入在主控制器FPGA中,实现了在节点或者网络间实时控制数据传输的功能。实际应用证明,该设计方法具有数据传输速度快、可靠性高的特点。