基于RapidIO的8b/10b编码解码器的设计

来源 :第十三届计算机工程与工艺会议(NCCET09’) | 被引量 : 0次 | 上传用户:kunming
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
8b/10b编码是一种面向字节的二进制传输代码,是目前高速串行通信中常用的一种编码方式.这种编码的优点是传输带宽小、转换密度高,有利于实现转换前后的时钟同步,实现信号的直流平衡,从而增加信息传输的可靠性.本文在研究嵌入式系统互连规范RapidIO的接收、发送端点结构的基础上,分析了8b/10b编码的原理,设计并实现了基于RapidIO的8b/10b编解码器.
其他文献
本文对低功耗设计中的主要漏流产生原因做了详细的论述,为了解决静态存储器的静态功耗,提出了有效降低存储单元的静态功耗的设计技术:浮动自控电源;高K金属栅工艺.
This article deals with the reasons why another ruts are easily produced while filling the ruts about the 20mm deep with two-layer slurry mixture,and the necess
本文介绍了用于EDGE(Enhanced Data Rate for GSM Evolution)手机芯片的循环冗余校验编/译码方案,对循环冗余校验编/译码器的硬件实现方法进行了研究,通过合理复用及对模块进
本文分析了信道编解码中的块内交织和块间交织,讨论了交织技术的硬件实现方法,提出并实现了一种交织器结构,此交织器结构较以往的交织器结构在耗用硬件资源差不多的情况下,减
自从本世纪初美国第一个钢铁成分分析标准物质问世以来,标准物质的研制和应用得到迅速的发展,应用范围不断扩大。从地质、冶金发展到化工、机械、食品、医药、生物、环境、
限幅放大器是接收器前端的关键组成部分,用于保证接收器后级有效拾取高速信号.高增益、高带宽以及较宽的动态输入范围是其基本设计要求.本文基于0.13μm CMOS工艺,设计实现了
会议
本文介绍了一种复用的SIMD移位器实现结构,在性能、面积几个方面达到设计目标.本次设计的移位器为静态桶形移位器,移位译码和结果选择电路使用针对SIMD特点的全定制设计.通过
浮点融合乘加将乘法和加法看成一个不可分割的操作,不对中间结果进行舍入,因此提高了计算精度,降低了操作延时和硬件开销.本文设计了一款遵循IEEE-754-2008最新标准的支持单
会议
同时多线程处理器允许从多个线程同时取指令执行,大大提高了处理器的指令吞吐率.多线程的同时执行产生了较传统单线程处理器更多的功耗,但各线程对总体功耗的贡献不尽相同.本
会议
针对现有的桶形移位器和对数移位器的缺点,实现了一种“漏斗”移位器结构,通过对操作数和扩展数的选择,实现左移、右移及循环移位,在延时、面积和功耗等方面得到改进.