论文部分内容阅读
本文基于EPC Global Class-1 Gen-2协议对UHF RFID读写器接收机进行了研究,提出了载波消除射频前端的系统架构,并在SMIC0.18um RF1P6M标准CMOS工艺下实现了完整的射频和载波消除检测链路。首先分析了UHF RFID系统协议接收链路的数据特征和系统信道,计算出了读写器接收机的性能指标;然后对读写器接收机前端特有的载波泄漏进行了定量分析,给出了接收机的系统架构;接着提出了载波消除射频前端的系统架构,并进行了系统分析和计算,为各模块制定了设计目标。其次,设计了带载波消除功能的低噪声放大器。分析了载波消除LNA的设计难点并给出了解决方案,接着为射频电路的版图设计提供了一些设计规则。同时讨论了带中心抽头的差分电感的设计、仿真、建模及拟合。再次,对Gilbert混频器进行了详细的性能分析,为基于Gilbert单元的有源混频器的设计提供了准则。分析了正交下变频混频器共用跨导级结构较传统结构的性能优势,并讨论了多栅晶体管(MGTR)技术提高混频器的线性度和寄生垂直NPN Bipolar管降低混频器闪烁噪声的原理及电路实现。最后给出了详细的混频器的测试和结果分析。设计了载波消除检测电路的各模块。先介绍了亚阈值MOS管峰值检测器的工作原理,并进行了电路实现。其次利用自较零技术、预放大器和锁存器级联结构实现了低失调比较器,并对非交叠时钟发生器进行了讨论与设计。最后,对载波消除射频前端链路存在5dBm载波泄漏的情况下进行了系统仿真。仿真结果表明,射频前端具有11dB的双边带噪声系数、5.3dBm的IIP3和40dBm的IIP2,可以达到-80dBm的灵敏度和较好的抗邻道干扰能力,达到和超过了系统指标,能有效地解决载波泄漏问题,实现高性能的单芯片读写器。