论文部分内容阅读
扩频技术发展到现在,CDMA技术成为目前扩频技术中研究最多的对象,其中民用通信的直接序列扩频技术广为应用。而在3G的主流标准中,中国提出的TD-SCDMA标准具有庞大的国内市场。并且,TD-SCDMA扩频通信系统具有很强的抗人为干扰、抗窄带干扰、抗多径干扰的能力和信息隐蔽、多址保密通信等特点。 本论文的目标是实现一个基于FPGA的TD-SCDMA直接序列扩频通信系统扩频部分。该目标的实现涉及扩频通信系统的相关知识,重点是OVSF码发生器、扰码发生器以及根升余弦滚降滤波器的FPGA实现。本论文完成了如下主要工作: ① OVSF码发生器的FPGA实现 编写OVSF码发生器的VHDL硬件描述,并使用Max+plusⅡ软件进行功能仿真和时序仿真,对得到的OVSF码发生器的多个仿真波形进行了仿真分析,;根据模块需要选取Altera公司的FLEX10K系列的EPF10K10LC84-3作为目标器件,并使用Synplify Pro综合工具进行综合,得到OVSF发生器的多个门级网表和RTL网表以及可用于布局布线的edif文件。 ② 成型滤波器的FPGA实现 编写根升余弦滚降滤波器的AHDL硬件描述,使用Max+plusⅡ软件进行功能仿真,得到根升余弦滚降滤波器的仿真波形,并对仿真波形进行了仿真分析。 ③ 扰码发生器的FPGA实现 给出了TD-SCDMA系统中下行链路扰码的硬体实现算法和硬件实现框图,以及实际可行的下行链路扰码发生器架构,并对硬件实现框图和扰码发生器架构中的各个模块做了相应的功能介绍。 ④ TD-SCDMA直接序列扩频通信系统扩频部分的系统仿真 编写TD-SCDMA直接序列扩频通信系统扩频部分的MATLAB程序,并进行MATLAB仿真,得到TD-SCDMA直接序列扩频通信系统扩频部分的仿真波形和α=0.22的根升余弦滚降滤波器的相位响应和频率响应的仿真波形,对仿真波形进行了相应的仿真分析。