论文部分内容阅读
本论文以PCT模块为例,基于SoC设计方法,给出了一个比较完整的从前端设计到后端设计且符合0.18μm工艺IPcore设计流程,为后续的设计工作积累了宝贵的经验。
论文介绍了集成电路设计技术的发展趋势,在此基础上,阐述了论文所涉及课题的意义,引出了在深亚微米下SoC设计所要面临的挑战。由于工艺的影响,芯片设计面临着时序方面、线延迟方面、串扰方面、功耗等方面的挑战。针对上述这些问题,给出了设计中所采用的一些解决方法。论文详细介绍了该课题中选用PCI模块的背景,以及相关的基于SoC构架下802.11g协议,重点介绍了PCI协议和Wishbone协议以及如何用两个协议构建一个PCT模块。在论文的最后,介绍了课题中如何用Synopsys公司的DesignComplier工具对PCI模块做逻辑综合、时序综合以及如何用Cadence工具SoC-encounter对模块做后端的布局布线以及时序的优化,如何对PCI的IP模块做DRC和LVS等工作。