基于Virtex-5 FPGA设计Gbps无线通信基站

来源 :电子产品世界 | 被引量 : 0次 | 上传用户:advancewang
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  摘要:本文基于Virtex-5FPGA设计面向未来移动通信标准的Gbps无线通信基站系统,具有完全的可重配置性,可以完成MIMO、OFDM;KLDPC等复杂信号处理算法,实现1Gbps速率的无线通信。
  关键词:Gbps无线通信;基站;FPGA RapidIO
  
  引言
  
  随着以TD-SCDMA为代表的3G移动通信全面进入商用部署,LTE标准基本完成,华为、爱立信成功实现LTE标准的现场演示,以LTE-A、IMT-Advanced为标准的下一代移动通信技术、标准与系统的研发也已经开始。
  国际电信联盟(ITU)已将3G之后的未来移动通信技术正式定名为IMT-Advanced,在2007年世界无线电大会为之分配了新频段,并已经在2008年开始征集标准提案。中国也通过IMT-Advanced推进组开始为1TU技术提案征集的准备工作,提出国内技术提案应具有高频谱效率、低系统时延等特点,主要技术指标应达到:5~100MHz的可变系统带宽;在固定和低速移动情况下支持1Gbps的峰值速率,在高速移动情况下支持100Mbps基站侧最多8根天线,终端侧最多4根天线;在移动性上最高支持500km/h的移动速度。
  随着技术研究与提案工作的进行,基站系统的研发也已经开始。本文研究工作依托于国家“863”计划Gbps无线传输关键技术与试验系统研究开发项目,研制面向LTE-A、IMT-Advanced等未来移动通信标准,能够验证相关技术并达到标准技术指标的新型移动通信基站原型。
  
  Gbps无线通信系统的算法链路设计
  
  为满足未来移动通信标准的需要,在算法链路上Gbps系统采用时分双工(TDD)、多天线(MIMO)、空时编码、正交频分复用(OFDM)、高阶调制和LDPC编码等高性能物理层传输技术,以实现Gbps系统所需的高数据速率业务传输和高频谱效率。以频分、时分为主的多址方式实现,能够在多天线环境下对无线资源进行灵活调配,在兼顾实时话音传输的同时,最大程度上满足分组数据传输的需要。
  


  具体而言,Gbps系统使用3.4GHz频段,实际带宽100MHz,移动台采用2发4收的天线,基站采用4发8收的天线,OFDM子载波数为2048子载波,有效为1664子载波。图1是Gbps无线传输系统的算法链路示意图。
  
  Gbps基站系统的设计实现考虑
  
  移动通信基站往往在一个站址上同时有GSM、TD-SCDMA等多种标准的基站,越来越多地呈现多标准共存的局面,基站研发应当着眼于降低建设、运营维护和升级成本。对此,Gbps无线通信基站应当采用可重配置方式,在支持Gbps无线传输的同时能够兼容未来的LTE-A、IMT-Advanced标准,实现平滑演进。
  从实现技术上看,实现信号处理算法并支持可重配置需要可编程的处理器件,现代基站系统广泛采用的可编程处理器以DSP和FPGA为主。尽管高端多核DSP的工作时钟频率已经提升到1.2GHz,在TD-SCDMA基站中得到广泛应用,但还是无法满足Gbps系统中同步、MIMO、LDPC等算法对信号处理复杂度和实时性的要求。因此,Gbps项目需要采用大容量的高性能FPGA来作为复杂算法的承载平台。
  


  从基站系统的互连与数据传输机制上看,互连连接所有的无线接口、网络接口和计算资源,传输代表计算任务的数据,是使基站系统成为整体、协调运行的关键要素。由于MIMO算法需要多天线输入数据到多基带处理芯片的传输,应当采用以交换式互连网络和分组数据传输机制,更好满足未来基站系统中MIMO,并行处理、动态可重配置、计算资源动态调度等的需要。
  综合以上设计实现考虑,经过综合调研考察,Gbps项目决定采用Xilinx公司Virtex-5系列FPGA构架硬件系统平台,承载复杂的信号处理算法,采用串行RapidIO技术作为板间高性能互连,采用千兆以太网(GE)连接业务服务器及LMT计算机。
  
  Virtex-5 FPGA介绍
  
  Virtex-5系列FfGA是Xilinx率先发布和量产的65nm平台FPGA,目前包括LX,LXT、SXT、FXT及TXT等面向不同应用的多个子系列。
  


  


  Virtex-5系列FPGA最高工作时钟可以达到550MHz,总逻辑单元数多达330,000个。提供了高达11.6 Mbit的灵活嵌入式Block RAM,能有效地存储和缓冲各种运算数据。多达640个增强型嵌入式DSP48E slice块,可以满足高性能DSP算法加速的需要,实现352GMACs的性能。Virtex-5FAT系列FPGA提供多达两个标准的PowerPC440处理器模块,每个处理器在550 MHz时钟频率下可提供1,100 DMIPS的性能。利用PowerPC 440嵌入式处理器模一块,可快速方便地实现Gbps基站中复杂的控制和通信协议处理。
  Virtex-5系列FPGA集成100Mbps-6.SGbps的高性能收发器,配合FPGA内部编程实现的串行RapidIO逻辑模块可以实现芯片间和板间高性能的数据交换互连。集成符合IEEE 802.3标准的10/100/1000Mbps以太网MAC硬核,连接外部GE PHY或直接使用FPGA本身的GTP/GTX,就可以实现高性能的千兆以太网接口。
  
  算法对资源的需求及FPGA型号的确定
  
  分析Gbps算法链路中各算法的不同实现特点并对运算量以及使用的主要资源进行估计,可以确定所需要使用的FPGA。表1是资源需求估计与FPGA选择的结果,表2是目标FPGA内部资源情况的总结。
  其中,发送端的LDPC编码和接收端的LDPC译码,主要是逻辑运算,无需乘法器资源,因此采用Virtex-5中的LXT实现。同步、FFT/IFFT、调制/解调、空时译码等算法需要消耗大量的乘法器资源,采用集成大量DSP48E模块的SXT系列实现。MAC处理及网络接口采用FXT系列FPGA中的2个PowerPC440处理器以及内嵌的千兆以太网硬核实现。采用FPGA片内的PowerPC处理器,可以大大地降低外部电路设计的复杂度,降低物理层与MAC层间数据交换的复杂性,降低系统传输延迟,而且可以利用PowerPC处理器应用处理加速单元(APU)实现定制的指令,极大地提高MAC处理的效率。
  
  基于Virtex-5 FPGA设计的Gbps无线通信基站
  
  图2是设计完成的Gbps无线通信基站基带处理系统硬件实现框图。
  根据算法需求分析的结果,Gbps基站系统最终以9片LX155T、17片SX95T、1片FX100TFPGA为中心构建。其中用4片SX95T实现8天线的接收同步/解帧/解时隙,每片FPGA处理2天线;用4片SX95T完成全部8天线的OFDM接收的IFFT及信道估计;用8片SX95T完成4发8收的MIMO空时译码处理,用8片LX155T完成解调、解交织及LDPC译码;FX100T中的PowerPC440处理器完成MAC层收发数据处理;1片LX155T完成发送的LDPC编码。所有FPGA均采用FF1136封装,由于Virtex-5FPGA采用管脚兼容设计,SXT、LXT和FXT可以直接替换,降低了PCB设计的工作量,增加了系统应用的灵活性。
  ADC使用TI公司的11bit的ADS62P15,DAC使用ADI公司AD9779A,ADC、DAC采样时钟及FPGA工作时钟频率为122.88MI-tz。
  Gbps基站系统的互连设计如下:ADC与同步FPGA间采用差分LVDS连接;各组同步/解帧/解时隙与信道估计/IFFT的FPGA以及空时译码与LDPC译码FFIGA之间直接采用48对差分LVDS连接;其余FPGA互连采用14端口SerialRapdIO交换机实现。Gbps基站系统的结构和接口整体采用高级电信计算架构(ATCA)和Serial RapidIO构建,模块化的结构和基于交换的互连使得系统可以方便地增加基带处理板卡的数量或扩展新的功能模块。
  
  结论
  
  LTE、IMT-Advanced等未来移动通信系统要支持大量的宽带用户和极高的空中接口速率,使用MIMO、OFDM、LDPC等复杂的通信信号处理算法,具有动态可重配置、计算资源动态调度能功能,对基站的计算处理和互连提出了极高的要求。以单平台多系列的Virtex-5系列FPGA为核心设计的Gpbs无线通信基站,采用基于交换的互连和分组的数据传输机制,可以验证各种未来无线通信所使用的算法与技术,实现Gbps的无线传输通信。
其他文献
摘要:本文介绍了MirrorBit闪存创新解决方案。  关键词:闪存;MirrorBit;电荷捕获;MirrorBitORNAND2闪存    如今人们不论在家中、办公室或外出,都需要更为丰富的多媒体内容,同时电子产品也变得日益复杂,因而电子设备中闪存的使用量也将持续增长。几乎所有电子设备(如手机,打印机,网络设备,机顶盒,高清电视,游戏机及其他电子消费品)中都会用到闪存产品。    全球最大的闪
期刊
金融危机势必会对全球的经济格局产生重要影响,每个公司要面对金融危机带来的残酷现实。但是ST(意法半导体)已经做好了充分的准备,考虑到所有可能为公司带来负面影响的情况。  ST今年要做好以下三件事情:1,实现企业高质量的有机成长,2008年上半年公司的同比增长达到了13.2%,ST以期借此东风实现年均增长新高;2,产品合理配置,以便更好地服务消费群。2008上半年ST已经实施了一些借助其他公司平台发
期刊
摘要:介绍了数字下变频的组成结构,并通过一个具体的实例,给出了FPGA实现的具体过程。  关键词:FPGA;数字下变频;VHDL    注:“本文中所涉及到的图表、注解、公式等内容请以pdf格式阅读。”
期刊
摘要:多核的新架构一网状架构可使核数增加时,性能呈线性增长,是多核领域提高芯片整体性能的一种有效方法。本文介绍了Tilera公司的Tile 64及发展思路。  关键词:多核;网状;总线;64核    当前,提高芯片处理能力通常采用两种方法:一种是把每个核的性能提高;另一种是在一个芯片里大力增加核的数量。Intel主要通过提高单核的性能,因此主频做得很高,但功耗牺牲也较大。Tilera的技术路线是通
期刊
摘要:本文主要介绍了某发信系统的计算机监控系统配置和功能,重点阐述了运用PLC软件和组态软件来实现系统的监控功能。整个监控系统体现了先进性、可靠性、开放性的技术优势,经过实际运行试验鉴定,取得了满意的效果。  关键词:PLC;组态软件;发信系统    引言    在大型通信台站中,其关键设备是发信设备,发信设备的自动化控制水平和可靠性直接关系到发信任务的可靠完成,而目前在大功率、强噪声、存在着微波
期刊
数字传感器正在占据一些终端洧费市场,这主要得益于它们优越的功能及自身的性能  摘要:俘随着技术的成熟和进步,在不久的将来数字传感器对电子市场具有重要的推动作用,数字传感器衍生出诸多新的应用领域,并且带动数字传感器技术的发展。  关键词:数字传感器;MEMES;图像传感器;生物识别    注:“本文中所涉及到的图表、注解、公式等内容请以pdf格式阅读原文。”
期刊
2008年10月底,Actel为扩展其作为低功耗FPGA的地位,宣布推出IGLoo和ProASIC3 FPGA的nano版本,瞄准大批量便携式消费品市场。现在,Actel使到器件的功耗降低至2uW。Actel还通过提供超过50种价格低于1美元的不同型款nano FPGA,从而打破FPGA的价格屏障。  同时,Actel还为裸芯片业务提供支持,以便满足便携应用所需的交付时间和数量要求,包括智能电话、
期刊
唐太宗即位后做了23年皇帝,在位时间不算长,但其政绩却彪炳史册人民颂,“贞观之治”传千古。贞观之治有哪些值得我们借鉴的呢?  1)“为君之道”,以民为本。李世民的个人素质极高,聪明睿智,明辨是非,豁达大度,目标明确。李世民即位以后,时时不忘以“亡隋为戒”。他曾说:“为君之道,必须先存百姓。若损百姓以奉其身,犹割股以啖腹,腹饱而身毙。”“凡事皆须务本,国以民为本,民以食为本。”他还反复引用荀子所说:
期刊
同构架构已经兑现了其承诺:有效的低功耗、灵活性,以及可通过Internet升级消费电子系统等。然而,在日本举行的2008微处理器论坛(MPF)上,为期两天的日程有24个演讲,其中只有一个演讲是介绍同构架构设计的(如表1)。    架构设计的分配    会议的主题集中在娱乐,并且暗指需要不同的架构配置。Intel和KDDI Labs公司的主题讲演描述了不久将受到欢迎的固定连接和移动设备(TonSte
期刊
恩智浦完成科胜讯宽带业务的收购    和恩智浦(NXP)划拨无线业务给ST合并成ST-NXP Wireless的轰动效应相比,NXP收购科胜讯的宽带业务进展地有些低调但是很顺利。  在半导体行业利润率不断萎缩的环境下,这两个举措都是NXP重新思考经营策略的一个体现。“这是NXP家庭娱乐事业部的一项真正意义上的战略转型。”在最近对外宣布收购完成后,NXP家庭娱乐事业部数字机顶盒中国区经理江振辉博士这
期刊