论文部分内容阅读
自主研发的XX高速以太网交换模块由于完成其基本功能所必需的器件多,密度大,布线复杂,为使整个设计简单化、灵活化,在原理设计初期就特意引入CPLD可编程芯片,将系统复位、上电时序、指示灯信号控制等逻辑都通过在CPLD内编程来实现,从而使模块设计更加简洁灵活.然而不当的上电时序及时钟信号处理却极有可能成为导致设计失败的致命原因.