用FPGA实现智能天线的波束赋形功能

来源 :中国集成电路 | 被引量 : 0次 | 上传用户:luhaixiong1971
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍无线服务提供商正面临着对更高速数据率和更大用户容量需求的稳步增长.这两个需求取决于唯一的因素,即频谱效率.传统的改进频谱效率的技术是基于用户容量、服务质量、功率和覆盖等属性之间的权衡.
其他文献
自1965年提出摩尔定律近40年来,集成电路持续地按此定律的增长历程证明了摩尔定律的强大生命力。即集成电路中晶体管的数目每18个月增加一倍。每2~3年制造技术更新一代,这是基
调车作业中挤岔事故约占一般事故的 3 0 %左右 ,为防止挤岔事故的发生 ,利用事故树理论分析事故的产生原因 ,进而采取贯彻规章制度 ,加强设备整治 ,建立互控、联控制度 ,严格
本论文着重论述未来CMOS进入纳米尺寸的关键挑战,如:光刻技术、电源电压和阈值电压减小、短沟效应、量子效应、杂质数起伏以及互连线延迟等影响。分析了一些用于纳米尺寸的新
【正】 电信产品的硬件和软件工程师想必对客户经常提出的产品设计要求非常熟悉,这些要求包括减少开发时间;增加更多的功能和性能;能够在6-12月为系统升级等等。第一个集成的
<正>肝豆状核变性(hepatolenticular degeneration)又称Wilson病(Wilson’s disease),是一种常染色体隐性遗传铜代谢障碍性疾病,由于铜离子跨膜转运障碍而在肝、脑、角膜等组织脏
通过提出一种基于服务器-客户端模式的VRML系统的框架,在Java下实现多用户环境下的VRML场景的一致性,并进一步探讨了增强CSCW功能的一些方法.在这个框架的基础上可以根据不同
随着半导体技术的发展,芯片上的功率密度也逐渐增大,这使得功耗问题在芯片设计时越来越受到人们的关注.片上Cache是处理器芯片中的主要功耗源之一,采用低功耗Cache可有效降低
非接触智能卡芯片在生产加工过程中不可避免地会产生由于静电放电(ESD)原因导致的失效.收集失效样品并进行分析,并最终确定失效模式,以及对失效点进行定位,这些都对芯片片上E
测试自动化是提高软件测试效率的重要途径。基于UML模型的面向对象软件测试是当前研究的热点。这些研究大都是类或集成测试,对于如何自动生成较为完整、合理的系统测试用例较
随着交通运输事业的日益发达,车辆增多,公路里程加长,全国各地交通肇事案件接连大幅度上升,引起社会的普遍关注,交通肇事犯罪已经成为一种多发性犯罪,它严重影响了人民群众生