论文部分内容阅读
设计了一个基于CSMC0.5μm2P3MCMOS工艺的Pipelined ADC.改进了末位量化的算法,通过对最低位的输出进行校正来消除误码,提高转换的精度.并优化设计了全电路的OTA模块,在增加一级单元的情况下,控制功耗为75mw.在3.3V电压供电的情况下,可以处理2V范围的输入电压,无杂散动态范围(SFDR)迭到67.1dB.