时钟稳定电路相关论文
随着半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A 转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分......
模拟数字转换电路(ADC)是VLSI数字信号处理系统中的重要模块,采样保持电路(S/H)是ADC中的关键单元电路。当ADC的精度达到12bit以上......
随着数字信号处理技术及通信技术的发展,系统对模数转换器(ADC)的性能要求也越来越高。在流水线ADC中,采样时钟的精度是影响流水线......
设计了一种新型时钟稳定电路—差分脉宽控制电路。用参考电路产生参考电压,避免因采用环形振荡器等方法产生大的时钟抖动。同时,在......
设计了一种用于超高速A/D转换器的脉宽调整电路。以基准输出电压为参照,利用差动放大器输出控制时钟输出占空比,最高可工作在1.7 G......
设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路。通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占......
介绍了一种新型低抖动快速锁定时钟稳定电路。该电路通过检测输入时钟信号的上升沿,产生一个尖峰脉冲和一个精确延迟半个周期的尖峰......
研究了时钟抖动的产生原因及对高速模数变换器的信噪比性能的影响,通过采用简便的测量方法,做了几种低抖动采样时钟稳定电路的对比......
随着集成电路技术的不断发展,系统工作的时钟频率越来越高,在一些高频ADC系统中,所需要的时钟频率有些已经达到吉赫兹以上。通常片......
随着信息技术的快速发展,大量军民产品对模数转换器的速度要求越来越高,对超高速模数转换器的需求越来越迫切,实现超高速的通用方......
设计了一种用于超高速A/D转换器的时钟稳定电路。利用全差分连续时间积分器将差分时钟信号的占空比量化为电压信号,再通过跨导放大......