重定时相关论文
作为替代传统内存的理想候选者,尤其是在并行系统中,磁畴壁存储(DWM)具有许多优秀特性,例如低泄漏功耗,高密度和低访问延迟。但是,由......
基于数据流图的并行技术是发展现代高性能处理器、计算机和开发并行程序等的关键技术之一。本文研究基于数据流图的重定时(Retimin......
美国国家半导体公司近日推出的一款全新串行/解串器芯片组创下多个业界新标准,其中包括35ps的业界最低峰峰值输出抖动、0.9UI的最......
随着无线通信技术的快速发展,直放站由于其低投入、低成本、较短的建设周期和较好的网络质量等优点,已经被广泛用于无线网络中的扩......
重定时是一种有前景的时序电路优化方法.该文将重定时技术应用于IC测试综合领域,提出了间接测试生成方法、部分扫描的测试综合算法......
(一)四肢沉重定时发作症(痰湿阻络) 申某某,男,41岁。干部。1986年12月9日初诊。患定时性四肢沉重,不能动弹月余,每于夜间2~5时发......
在热裂化装置中,裂化炉温度的控制,是保征适当的裂化深度,提高汽油产率和如期正常开炼的一个极重要的关键问题。玉门炼油厂裂化炉......
带自动速率选择的数据重定时锁相环CLC016,可实现高速串行时钟和数据的再生恢复,码速率40Mbps~400Mbps,可广泛用于各种高速串行数字传输系统。本文介绍了CLC016的......
本文针对在ASIC逻辑综合结构级优化中,去除冗余逻辑结构后,组合逻辑电路上可能出现的时间延迟不一致现象,导致时序混乱,使时序正常操作的限......
带自动速率选择的数据重定时锁相环CLC016,可实现高速串行时钟和数据的再生恢复,码速率范围40Mbps~400Mbps,可广泛用于各种高速串行......
该文提出了一种利用重定时技术进行部分扫描设计的新方法RESS。RESS方法与传统的结构分析法相比,在保证电路测试质量的前提下,有利于降低部分......
随着现场可编程门阵列(Field-Programmable Gate Arrays,FPGA)地快速发展,FPGA器件逐渐呈现出大容量、高性能、高复杂度等特性,这......
“望”既是动作也标明了所在的立足点,“远”则是物理空间和精神空间的双重定点。物理空间的远方既描述着距离也描述着时间和透视,......
【正】Blackmagic Design宣布,全球领先的视觉特效和动态图形软件Fusion7现已免费向用户提供。Windows版Fusion 7已通过Blackmagic......
对性能驱动控制逻辑进行测试生成难度较大,通常要加入可测性结构,但会影响原电路优化性能并增加生产成本。本文以重定时理论为基础、......
为了有效地利用时序电路中普遍存在的时间裕量来提高再综合算法的面积优化效率,对时间裕量概念进行拓展,制定了基于时间裕量参数的......
FPGA查找表网表可以用布尔满足性一致的电路代替,由于受到时序线路关键路径时延的限制,传统再综合方案不能做到面积最佳优化。利用......
提出了一种去除同步时序电路中冗余逻辑的方法.针对时序冗余难于识别的问题,这种方法引入重定时技术,将电路中的时序冗余转换为冗余的......
一个改进线性时间的重新预定的算法被建议逐渐地优化钟时期,特别就影响而言在里面外面批评 combinational 元素的度。第一,批评元素......
本文阐述了以调制解调芯片CMX589A为核心而设计的一种高速无线调制解调器.经点对点测试,所设计的无线调制解调器达到了设计目标,具......
随着无线通信技术的快速发展,人们对通信速率的要求越来越高,Gbps数量级的通信速率开始受到更多人们的关注,成为无线通信领域中研......
数字下变频是软件无线电的核心技术,随着通信技术的发展,如今对其处理速度要求越来越高。现提出了一种高性能的数字下变频硬件计算......