论文部分内容阅读
设计了一种应用于PLL中的低相位噪声的LCVCO。通过优化集成电感和NMOS可变电容的设计,使该电路具有较低的相位噪声和较宽的调谐范围。采用CSMC0.5um工艺进行仿真,得到在3.3V电源电压下,调谐范围为2.02GHz~2.5GHz,在偏离中心频率500MHz处的相位噪声为-175dBc/Hz。