总线低功耗编码算法研究及其物理设计

来源 :西安电子科技大学 | 被引量 : 0次 | 上传用户:giaobiao123
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着集成电路工艺的发展,商业的片上系统设计将会集成越来越多的模块,系统的全局总线会面临以下问题:线间串扰、功耗、可靠性。采用总线编码的方法是解决上述问题的有效途径。本文将传统的信道编码的思想借鉴到总线编码中,同时根据深亚微米信道的具体特征,提出一种改进汉明编码。该编码方法同时具有抑制串扰和纠错的功能,是在消除串扰、降低功耗、提高可靠性方面的折衷选择。仿真分析表明:与已有的JTEC和BSC编码相比,改进汉明编码方法在对parser数据源编码时,使得功耗比前两种编码降低了9.3%;而在对li和gcc00数据源时,功耗消耗增加10.2%。因此,改进汉明编码在功耗方面的性能依赖于数据格式,针对不同的应用环境,应首先分析其数据格式然后才能确定采用的编码方式。另一方面,本文简要介绍了低功耗CIS接口编码的基本原理和该编码的电路设计方法;然后详细阐述该编/解码电路从前端到物理版图的设计过程;最后,对CIS编解码器的关键性能做了评估,编解码模块规模分别为697门和580门,可以考虑在系统设计中调用该子电路模块。
其他文献
多注行波管是在单注耦合腔行波管的基础上发展起来的,它与单注耦合腔行波管相比综合性能更加优良。多注行波管可以实现更大的功率、更宽的带宽、更高的效率和更低的工作电压,可
流体通道缩小到纳米尺寸时,由于纳米尺寸接近于生物分子的尺寸并且与德拜长度相当,所以出现了许多宏观所没有的现象,如通道内双电层的部分重叠、粘度的增加等,吸引人们展开有
为测试叠层芯片的振动特性,采用压电底座激振叠层芯片,利用激光多普勒测振仪采集芯片响应信号,通过分析压电陶瓷阻抗变化与芯片动态响应,获取了叠层芯片的固有频率。本文主要
在金融危机的影响下,人们越来越认识到金融领域的健康对于整个经济系统的繁荣和发展至关重要。从微观的角度来说,每个企业的正常运转以及规模的扩张都有赖于良性的资本循环,
互联网技术的发展让人们的生活发生翻天覆地的变化,学生的学习方式和教师的教学方式也相应地发生了变化。在本文中,笔者以小学数学教学为研究对象,就"互联网+"时代面临的教学
现代电子产品的微型化、轻型化、高集成度、高可靠性,使Surface MountTechnology成为电子技术主要技术手段。大板卡贴装机是实现智能卡贴装流程的核心设备,决定系统组装功能和
世界经济全球化的进程正在加快,科学技术日新月异,世界经济发展的实践证明,国家间的竞争、市场竞争的关键就是创新能力的竞争,因此高新技术企业已成为推动一个国家、地区的经
微流体融合是微流芯片进行微流分析重要操作单元,是微流控芯片一个重要的研究领域,并得到广泛重视。声表面波(Surface Acoustic Wave, SAW)器件具有体积小、可靠性好、工艺简单
著名语言学家克拉申认为学习者要掌握语言不仅需要有足够的可理解性输入,更要关注学习者的情感因素状况,情感因素对于学习者的二语习得起着过滤的作用。美国人本主义心理学代
随着大规模集成电路和半导体工艺的发展,片上系统(SoC)越来越广泛地被应用到各个领域。芯片的高复杂性、上市时间的压力、高昂的成本对SoC产生了很大的压力,因此如何缩短上市时间