650V功率VDMOS结终端扩展优化设计

来源 :西南交通大学 | 被引量 : 0次 | 上传用户:freebird23
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
高压VDMOS器件需要借助终端结构来缓解结弯曲引起的曲率效应。在VDMOS器件设计中,高击穿电压、短终端长度、低漏电流和低表面电场峰值等性能参数的终端结构对芯片的稳定性和可靠性至关重要。联合传统的场板、场限环、结终端扩展(JTE)等终端技术形成的复合终端结构在学术界获得广泛研究。本文对650V VDMOS器件的多场限环(MFLR)、复合场板多场限环(FP-MFLR)、单区JTE和复合场板JTE(FP-JTE)四种终端结构进行优化设计。通过分析PN结耐压机理,采用碰撞电离率Lackner模型对650V VDMOS元胞结构进行仿真设计。并对其静态参数进行测试,击穿电压达到773.3V,导通电阻为6.73Ω,阈值电压为2.66V,满足了设计要求。此结构为穿通型设计,最大电场为2.55×10~5V/cm。在确定元胞结构外延参数的基础上,不改变工艺条件对单场限环、多场限环、金属与多晶硅复合场板及单区JTE结构进行优化。研究发现,主结与场限环同时击穿时,击穿点并不在同一水平线上,而是由内向外逐渐靠近硅表面;最外环为非穿通型击穿,其余各环为穿通型击穿,各环结表面电场峰值从主结处由内向外逐渐增大,主结处表面电场峰值略低于场限环处;金属场板完全笼盖住多晶硅,适当的多晶硅和金属场板长度使表面电场呈现三个峰值,多晶硅场板拉低主结与金属场板两处的表面电场峰值;密封保护环或者沟道截止环放置在耗尽层边界外以避免对终端结构的耐压造成影响。基于此,设计的6FLRs终端结构耐压达到679V,在183.8μm的终端长度下,将表面电场峰值降低至2.34×10~5V/cm;将FP-MFLR结构的终端长度缩小至171.8μm,其耐压达到700.0V,表面电场低至2.11×10~5V/cm;单区JTE结构的耐压为713.4V,终端长度进一步缩小至141.8μm,表面电场峰值在四种结构中最小,值为1.9×10~5V/cm;FP-JTE结构的击穿电压达到最大,值为757.7V,耐压效率98%,几乎接近元胞区结构的击穿电压,具有最小的终端长度139.2μm,表面电场峰值为2.28×1 05V/cm。除此之外,四种终端结构均相容于传统工艺,操作方便易实现。同时,FP-MFLR与FP-JTE结构受界面电荷影响小,稳定性和可靠性相对较高。
其他文献
模数转换器(Analog to Digital Convertor,ADC)是连接自然界模拟信号与数字处理系统的桥梁,是集成电路设计的一个重要方向。当代无线便携设备驱使模数转换器向着高速、高精度
G GaN基材料是Si、GaAs之后的第三代半导体材料,具有禁带宽度大、电子迁移率高等特性,相关的合金材料属于直接带隙半导体,材料发光效率高,又因其禁带宽度范围约为0.7~6.2eV,
随着微制造技术的发展,应用于生物学的集成流体、电场以及光学元件的芯片发展迅速。这些芯片充分利用不同的技术进行样品的制备以及分析。在样品制备方面,一种重要的技术就是
中华大地,城镇万千,大凡有数百、数千年历史的古城,几乎都曾经竖立着大小不等、造型各异的塔。
光子晶体光纤(PCF)又称为微结构光纤或多孔光纤,我们可以通过改变空气孔直径、空气孔间距、空气孔形状来改变其传输特性,从而制作满足实际需要的各种不同特性功能的器件,其中
许多地区栽植葡萄都是在春季,在秋季栽植的很少。笔者根据多年的生产经验总结出葡萄秋栽胜春栽。1.葡萄秋栽好处多一是可以提早结果。秋栽葡萄春季不需要缓苗,发芽时间比春栽
以网店客服课程为例,运用翻转课堂和微课程理论,结合当前学习者学习日趋个性化要求,构建一个基于翻转课堂中的微课程自主学习平台,以激发学习者的学习兴趣,增强自主学习能力
为了探讨基层疾控单位微生物检验中的难点与质量控制策略,选取2017年1月—2019年3月于上饶县疾病预防控制中心接受微生物检验的样本作为观察对象,2018年2月开始全面实施质量
庆父春秋时鲁国贵族,鲁庄公之弟。他惯于挑拨离间,先后杀掉两个国君,后自缢身亡。成语“庆父不死,鲁难未已”即源于此。赵高秦朝宦官,原为赵国贵族。秦始皇死后,他与李斯遭始
中小学教研活动已成为教师专业发展的重要途径之一,各类教研活动正不断发挥其应有的作用。但实践过程中还存在许多不足,急需针对活动中出现的低效能或阻碍因素进行改进,从而